WO2005013361A1 - 高耐熱半導体装置 - Google Patents

高耐熱半導体装置 Download PDF

Info

Publication number
WO2005013361A1
WO2005013361A1 PCT/JP2004/010315 JP2004010315W WO2005013361A1 WO 2005013361 A1 WO2005013361 A1 WO 2005013361A1 JP 2004010315 W JP2004010315 W JP 2004010315W WO 2005013361 A1 WO2005013361 A1 WO 2005013361A1
Authority
WO
WIPO (PCT)
Prior art keywords
semiconductor device
siloxane
sic
polymer
organic silicon
Prior art date
Application number
PCT/JP2004/010315
Other languages
English (en)
French (fr)
Inventor
Yoshitaka Sugawara
Original Assignee
The Kansai Electric Power Co., Inc.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by The Kansai Electric Power Co., Inc. filed Critical The Kansai Electric Power Co., Inc.
Priority to EP04770826A priority Critical patent/EP1653507A4/en
Priority to JP2005512473A priority patent/JP4317189B2/ja
Priority to US10/562,071 priority patent/US7488973B2/en
Publication of WO2005013361A1 publication Critical patent/WO2005013361A1/ja
Priority to US11/877,370 priority patent/US7554114B2/en
Priority to US12/171,480 priority patent/US20090072356A1/en

Links

Classifications

    • CCHEMISTRY; METALLURGY
    • C08ORGANIC MACROMOLECULAR COMPOUNDS; THEIR PREPARATION OR CHEMICAL WORKING-UP; COMPOSITIONS BASED THEREON
    • C08GMACROMOLECULAR COMPOUNDS OBTAINED OTHERWISE THAN BY REACTIONS ONLY INVOLVING UNSATURATED CARBON-TO-CARBON BONDS
    • C08G77/00Macromolecular compounds obtained by reactions forming a linkage containing silicon with or without sulfur, nitrogen, oxygen or carbon in the main chain of the macromolecule
    • C08G77/42Block-or graft-polymers containing polysiloxane sequences
    • C08G77/44Block-or graft-polymers containing polysiloxane sequences containing only polysiloxane sequences
    • CCHEMISTRY; METALLURGY
    • C08ORGANIC MACROMOLECULAR COMPOUNDS; THEIR PREPARATION OR CHEMICAL WORKING-UP; COMPOSITIONS BASED THEREON
    • C08LCOMPOSITIONS OF MACROMOLECULAR COMPOUNDS
    • C08L83/00Compositions of macromolecular compounds obtained by reactions forming in the main chain of the macromolecule a linkage containing silicon with or without sulfur, nitrogen, oxygen or carbon only; Compositions of derivatives of such polymers
    • C08L83/10Block- or graft-copolymers containing polysiloxane sequences
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • H01L25/167Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits comprising optoelectronic devices, e.g. LED, photodiodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/02Details
    • H01L31/0203Containers; Encapsulations, e.g. encapsulation of photodiodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/44Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the coatings, e.g. passivation layer or anti-reflective coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/4501Shape
    • H01L2224/45012Cross-sectional shape
    • H01L2224/45015Cross-sectional shape being circular
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/48463Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
    • H01L2224/48465Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area being a wedge bond, i.e. ball-to-wedge, regular stitch
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/85909Post-treatment of the connector or wire bonding area
    • H01L2224/8592Applying permanent coating, e.g. protective coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic System
    • H01L29/1608Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1203Rectifying Diode
    • H01L2924/12032Schottky diode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1203Rectifying Diode
    • H01L2924/12036PN diode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12043Photo diode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1301Thyristor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • H01L2924/13055Insulated gate bipolar transistor [IGBT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13062Junction field-effect transistor [JFET]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13063Metal-Semiconductor Field-Effect Transistor [MESFET]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13091Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]

Definitions

  • the present invention relates to a high withstand voltage semiconductor device having high heat resistance.
  • SiC silicon carbide
  • Si has excellent physical characteristics such as a large energy gap and a breakdown electric field strength about one digit larger than silicon (hereinafter referred to as Si). have. Therefore, SiC attracts attention as a semiconductor material suitable for use in a high heat resistant, high withstand voltage power semiconductor device.
  • a pn junction for injecting charges on a SiC substrate is formed of an epitaxial film by epitaxial growth technology.
  • a termination portion for relaxing the electric field is formed by ion implantation.
  • a 0.7- ⁇ m-thick ⁇ -type epitaxial layer is removed by mesa etching at a depth of about lzm, and a passivation film is formed by an inorganic film such as silicon dioxide having a thickness of 0.4-zm. ing.
  • the conventional SiC diode element has a high withstand voltage of 12 kV 19 kV.
  • FIG. 6 is a cross-sectional view of a package when a SiC diode device is configured using the SiC diode element of the conventional example.
  • a diode element 90 of SiC is attached to the upper surface of a metal support 93 having a force-sword terminal 92 on the lower surface in contact with the force-sword electrode 97.
  • the support 93 is further provided with an anode terminal 91 penetrating the support 93 while maintaining insulation via the insulator 12.
  • An anode terminal 91 is connected to an anode electrode 96 of the SiC diode element 90 by a lead wire 8.
  • a metal cap 94 is provided on the upper surface of the support 93 so as to cover the diode element 90, and includes the diode element 90.
  • Space 95 is sealed. This space 95 is filled with sulfur hexafluoride gas.
  • the reason for charging the sulfur hexafluoride gas is as follows. Since the creeping distance is short between the anode electrode 96 and the exposed side surface 90a not covered with the passivation film 98, the withstand voltage can not be increased.
  • an inert gas such as nitrogen gas or a rare gas such as argon as the insulating gas.
  • these gases have a low maximum dielectric breakdown field, they are discharged in the gas when a high voltage is applied, and the SiC diode element 90 itself and the passivation film 98 such as silicon dioxide are destroyed. Therefore, in order to increase the withstand voltage, sulfur hexafluoride gas, which is extremely stable even at a high temperature of about 150 ° C., is filled in the package to prevent dielectric breakdown due to discharge.
  • Patent Document 1 Patent No. 3395456
  • Patent Document 2 Patent No. 3409507
  • Non-Japanese Literature 1 “Proceedings of 2001 International Symposium on Power
  • a sulfur hexafluoride gas contains a power fluorine having the most excellent insulation property as an insulation gas at present, it is necessary to avoid the use from the viewpoint of global warming prevention.
  • the pressure of sulfur hexafluoride gas filled in the semiconductor device it is necessary to set the pressure of sulfur hexafluoride gas filled in the semiconductor device to about 2 atm at normal temperature. If the temperature rises while the semiconductor device is in use, the pressure rises to at least 2 atm, so there is a risk of explosion or gas leakage unless the package of the semiconductor device is made sufficiently rigid.
  • wide gap semiconductor devices may be operated at high temperatures near 500 ° C, in this case the gas expands thermally and the gas pressure becomes considerably high, further increasing the risk of explosion and gas leakage. At high temperatures, there is also the problem that sulfur hexafluoride gas is pyrolyzed to lower the withstand voltage.
  • a synthetic material containing polymethylphenylsiloxane having a linear structure of siloxane Si—O—Si complex
  • Molecular compounds and polyphenylsiloneschioxane having a crosslinked structure of siloxane There is a synthetic high molecular compound which contains.
  • the former is generally called silicone rubber (Si rubber).
  • Polymethylphenylsiloxane has a very high heat resistance, but there is no problem in the case of a Si power semiconductor element used at a bonding temperature of 150 ° C. or less.
  • heat resistance is not enough when used at high temperature of 200 ° C or more.
  • the temperature of the SiC semiconductor device exceeds 200 ° C., the polymethylphenylsiloxane coating loses its flexibility.
  • it becomes more than 250 ° C in air it vitrifies and becomes completely rigid. Therefore, when the temperature of the SiC semiconductor element returns to room temperature, a number of cracks occur inside the polymethylphenylsiloxane coating.
  • Polyphenol silsesquioxane is excellent in heat resistance, but it is difficult to form a thick film since it is susceptible to brittle cracks.
  • polyphenylsilsesquioxane apply a thickness of several microns to the device surface. However, at a thickness of several microns, the withstand voltage is limited and can not be used for a high withstand voltage semiconductor device of 3 kV or more.
  • An object of the present invention is to provide a high-withstand voltage wide gap semiconductor device in which a semiconductor element constituting the semiconductor device is covered with a high-withstand voltage and high heat resistance substance.
  • a part of a semiconductor element and an electrical connection means for electrically connecting the semiconductor element to an external device may be covered with a synthetic polymer compound.
  • the synthetic high molecular weight compound has a cross-linked structure by siloxane (Si-O-Si bond), polyphenylsilsesquioxane, polymethylsilsesquioxane, polyethylsilsesquioxane and polypropylsilsesqui
  • organosilicon polymer A A first organosilicon polymer having at least one selected group (hereinafter referred to as organosilicon polymer A), and
  • a second organosilicon polymer having at least one selected from the group consisting of polydimethylsiloxane, polygetethyl siloxane, polydiphenyl siloxane and polymethyl phenyl siloxane having a linear linkage structure by siloxane (hereinafter, organosilicon polymer B Contains).
  • the organic silicon polymer A and the organic silicon polymer B are alternately and linearly connected by a siloxane bond to form a large third organic silicon polymer.
  • a plurality of the large-sized third organic silicon polymers are sterically linked by covalent bonds generated by addition reaction to form a three-dimensional steric structure.
  • the organosilicon polymer A and the organosilicon polymer B are alternately and linearly connected by a siloxane bond to constitute a large third organosilicon polymer having a molecular weight of 20,000 to 800,000. More preferably, a plurality of the third organic silicon polymers are linked by an alkylene group.
  • Organosilicon polymer A having a crosslinked structure of siloxane is excellent in electrical insulation and heat resistance, has high withstand voltage and high heat resistance, but has very poor flowability.
  • the organosilicon polymer A is alternately and linearly linked via the organosilicon polymer B having a linear linkage structure of siloxane.
  • a synthetic polymer compound is obtained in which the two properties of high heat resistance and high withstand voltage are compatible. be able to.
  • For better heat resistance it is better to increase the molecular weight of the organosilicon polymer A, but in that case the flexibility is reduced.
  • In order to increase the flexibility it is better to increase the molecular weight of the organic polymer B, but in that case the heat resistance is lowered.
  • the preferred molecular weight of the organosilicon polymer A is from 1,000 to 100,000, and the preferred molecular weight of the organosilicon polymer B is from 5,000 to 200,000. Make the molecular weight of organosilicon polymer A smaller than the molecular weight of organosilicon polymer B Is preferred.
  • the synthetic polymer compound in the present invention has a high insulating property, that is, a high withstand voltage performance as described above, since most of the bonds have a siloxane bond.
  • the synthetic polymer compound of the present invention firmly adheres to the surface of the passivation film which has a very high affinity to inorganic films such as silicon dioxide and silicon nitride which are used as passivation films of wide gap semiconductor devices. Furthermore, it has excellent affinity with the wide gap semiconductor itself such as SiC and GaN, and has excellent adhesion that it adheres tightly to the surface of the semiconductor element and seals it.
  • a semiconductor device having a wide gap semiconductor element covered and sealed with a synthetic polymer compound having excellent adhesiveness has high moisture resistance, so that a highly reliable semiconductor device can be realized.
  • This synthetic polymer has extremely high affinity with wide gap semiconductors such as SiC and GaN. For example, even when a defect such as a pinhole is present in the passivation film and the wide gap semiconductor is exposed, the synthetic polymer compound acts as a passivation film for directly protecting the surface of the wide gap semiconductor device, so high reliability can be obtained. realizable.
  • the organosilicon polymer B has almost the same molecular structure as Si rubber. Therefore, as has been demonstrated in the past with Si rubber, various inorganic materials for passivation films, various metals such as copper, aluminum and stainless steel, various resins such as epoxy resin, acrylic resin and phenolic resin, various glasses, etc. It has very good adhesion and adheres firmly to them. For this reason, the surface protective film of the synthetic polymer compound adheres firmly and closely to the metal electrode of the semiconductor element, the electrical connection means, the support and the like without gap. Therefore, high moisture resistance can be obtained, and a semiconductor device having high reliability and high withstand voltage performance can be realized.
  • the synthetic polymer compound in the present invention has a siloxane structure for the most part, so it has high transparency to ultraviolet light and visible light. Therefore, the situation when the synthetic polymer compound is applied to the semiconductor element and the electrical connection means can be visually observed. For example, the force S can be efficiently advanced while visually checking that there are no bubbles or voids.
  • Wide gap light emitting power semiconductor device using a synthetic polymer compound in the present invention it is possible to simultaneously satisfy both a high temperature high breakdown voltage function capable of protecting a semiconductor element even at high temperature and a high efficiency optical coupling function capable of transmitting light well even at high temperature.
  • the high heat resistant wide gap semiconductor device of the present invention has a configuration in which the upper surface and the side surface of the semiconductor element are covered with a synthetic polymer compound.
  • the synthetic polymer compound is an organosilicon polymer A mainly composed of polycinolesesquioxane having a crosslinked structure by at least a siloxane (Si-O-Si bond), and an organic silicone polymer having a linear linkage structure by siloxane. Containing silicon polymer B, and The organosilicon polymer A and the organosilicon polymer B are alternately and linearly connected by siloxane bonds to constitute a large organosilicon polymer having a molecular weight of 20,000 to 800,000.
  • the synthetic polymer compound of this configuration has a high voltage resistance even at high temperatures since it has mostly siloxane bonds, and also has an affinity with inorganic films such as silicon dioxide and silicon nitride which are used as wide gap semiconductors and passivation films thereof. Is very good. Therefore, since the synthetic polymer compound is firmly attached to the surface of the element of the semiconductor device, it is possible to achieve high moisture resistance of the semiconductor device and to realize highly reliable high voltage resistance particularly when operating at high temperature.
  • a semiconductor device is at least one semiconductor element mounted on a substrate with good thermal conductivity, and an electrical connection for electrically connecting the semiconductor element to an external device.
  • At least one portion of the semiconductor element and the electrical connection portion is at least one first organosilicon polymer having a cross-linked structure by a siloxane (Si--O--Si bond), and a linear connection structure by siloxane
  • the semiconductor device is a semiconductor element coated with the synthetic polymer compound and an electrical connection
  • a container made of hard resin is provided on the substrate so as to accommodate the part.
  • the gap in the container is filled with a second synthetic polymer compound mainly composed of polyphenylsilsesquioxane and polydimethylsiloxane.
  • the container is provided with an external connection terminal connected to the electrical connection and led out of the container.
  • the semiconductor element is not easily affected by the external environment.
  • a synthetic polymer compound high withstand voltage can be obtained.
  • a relatively soft synthetic polymer compound even if a shock is applied to the container from the outside, the semiconductor elements and the electrical connection conductors inside are hardly affected.
  • FIG. 1 is a cross-sectional view of a SiC pn diode device according to a first embodiment of the present invention.
  • FIG. 2 is a cross-sectional view of a SiC-GTO thyristor device according to a second embodiment of the present invention.
  • FIG. 3 A sectional view of a surface perpendicular to the paper surface of FIG. 2 of the SiC-GTO thyristor element of the second embodiment of the present invention.
  • FIG. 4 is a cross-sectional view of an optically coupled wide gap power semiconductor device according to a fourth embodiment of the present invention.
  • FIG. 5 is a cross-sectional view of a SiC_GTO module according to a fifth embodiment of the present invention.
  • FIG. 6 is a cross-sectional view of a conventional SiC diode device.
  • Inert gas such as nitrogen, 42, 81 coverings
  • Light receiving section 102 frames
  • semiconductor device refers to a device in which a semiconductor element is housed in a package and each electrode of the semiconductor element is connected to each electrode terminal by a lead wire.
  • a high heat-resistant semiconductor device according to a first embodiment of the present invention will be described with reference to FIG.
  • the semiconductor device of the first embodiment of the present invention is a SiC (silicon carbide) pn diode having high heat resistance and high withstand voltage.
  • FIG. 1 is a cross-sectional view of an 8 kV withstand voltage SiC pn diode according to a first embodiment of the present invention.
  • the SiC diode element 13 has the following configuration.
  • a low impurity concentration ⁇ -type SiC drift layer 2 with a thickness of about 90 ⁇ m is formed on the upper surface of a high impurity concentration ⁇ -type SiC force field 1 with a thickness of about 300 ⁇ m.
  • a force sort electrode 7 is formed on the lower surface of the force sort region 1.
  • an anode region 3 of p-type SiC that forms a main junction is formed.
  • a metal anode electrode 6 is formed in the anode region 3.
  • a p-type electric field relaxation region 4 is formed around the anode region 3.
  • a surface protection film 5 having a three-layer structure in which a silicon dioxide layer, a silicon nitride layer and a silicon dioxide layer are stacked in this order is formed.
  • the anode electrode 6 is connected to the upper end 9 a of the anode terminal 9 by a gold lead wire 8 which is an electrical connection means. Only one lead wire 8 is shown in FIG. 1, and the force S is shown in FIG. If the flow value is large, plural ones may be connected in parallel according to the value.
  • the force sword electrode 7 is attached to a metal support 10 with electrical connection.
  • the anode terminal 9 and the support 10 are fixed with insulation via the high melting point insulating glass 12.
  • a force sword terminal 11 is connected to the support 10.
  • the anode terminal 9 and the force sword terminal 11 are connected to the wiring of an external device or the like.
  • a metal cap 14 is provided on the upper surface of the support 10 so as to cover the SiC diode element 13 and the upper end 9a of the anode terminal 9, and the space 15 including the SiC diode element 13 is sealed.
  • a covering 16 of a synthetic polymer compound is provided to cover a part of the SiC diode element 13 and the lead wire 8 in the space 15.
  • the covering 16 contains polyphenylphenol sesquioxane as a first organic silicon polymer (hereinafter referred to as organic silicon polymer A), and as a second organic silicon polymer (hereinafter referred to as organic silicon polymer B) It is formed of a transparent synthetic polymer containing polydimethylsiloxane. Nitrogen gas is sealed in the space 15.
  • FIG. 1 An example of a method of manufacturing the SiC pn diode of this embodiment will be described below.
  • a rough-fabricated SiC diode element 13 is soldered to a predetermined position on the upper surface of a support 10 using high temperature solder containing gold silicon.
  • the lead bonding apparatus is used to connect each end of the lead wire 8 of the gold wire (s) with a diameter of 80 ⁇ m to the anode electrode 6 and the upper end 9a of the anode terminal 9, respectively.
  • the above-mentioned synthetic polymer is applied to cover the entire surface of the SiC diode element 13 and the vicinity of the connecting portion of the lead wire 8 to the anode electrode 6 to form a covering 16.
  • a coating method a method of extruding a predetermined amount of synthetic polymer compound from a nozzle having a hole of a predetermined diameter is suitable.
  • the synthetic polymer compound is cured in a state of having a certain degree of flexibility if it is maintained at a temperature of about 200 ° C. for a predetermined time after application.
  • the viscosity of the synthetic polymer compound is appropriately adjusted and applied, it swells in a mountain shape as shown in the cover 16 in FIG. 1, and the entire SiC diode element 13 is formed to a thickness of 200 ⁇ m or more. To be able to cover without. If the viscosity is too high, a gap may be formed between the SiC diode element 13 and the cover 16 when applied.
  • the metal cap 14 is attached to the support 10 in a nitrogen atmosphere and welded, and the internal space 15 is filled with nitrogen gas to complete the SiC pn diode.
  • the reverse withstand voltage measured by applying a voltage (reverse voltage) between the anode terminal 9 and the force-sword terminal 11 of the SiC pn diode of this example so that the potential of the force-sword terminal 11 becomes high is approximately It was 8.5 kV.
  • the above reverse withstand voltage can be maintained even at high temperatures of, for example, 300 ° C., which is inoperable with Si semiconductor devices.
  • the forward voltage at the time of energization was 4.3 V, and hardly changed before and after the 500-hour conduction test.
  • the leakage current by applying a reverse voltage of 8kV in a high-temperature atmosphere of 300 ° C was measured, the current density is 3 X 10- 5 A / cm 2 , current The difference from before the test was small.
  • the semiconductor device was disassembled and observed visually.
  • the covering 16 of a synthetic polymer compound containing polyphenylsilsesquioxane as the organosilicon polymer A and containing polydimethylsiloxane as the organosilicon polymer B is the surface of the electric field relaxation region 4 of the SiC diode element 13. Not only on the protective film 5 but also on the layer of SiC which is exposed on the side surface of the SiC diode element 13, it is confirmed that the force S is strong.
  • the reverse recovery time which is an indicator of the operating speed of the SiC pn diode, was about 50 nanoseconds, and no change was observed before and after the test.
  • the periphery of the SiC diode element 13 is coated with a synthetic polymer compound containing the organic polymer A and the organic polymer B in a predetermined ratio.
  • a synthetic polymer compound containing the organic polymer A and the organic polymer B in a predetermined ratio.
  • a semiconductor device is a SiC-GTO thyristor (gate (Turn Off Thyristor) device, Figure 2 shows its cross section.
  • FIG. 3 is a cross-sectional view of one of the cells obtained by cutting the GTO thyristor element 20 in FIG. 2 in a plane perpendicular to the paper surface. In an actual element, a plurality of elements are connected in the lateral direction of the cell force diagram shown in FIG.
  • a buffer layer 22 of about 3 ⁇ m thick p-type SiC is provided on the upper surface of a high impurity concentration n-type SiC force sword region 21 of about 320 zm thick.
  • a force saw electrode 32 is provided on the lower surface of the force sword area 21.
  • a low impurity concentration p-type SiC drift layer 23 having a thickness of about 60 zm is provided on the buffer layer 22.
  • An n-type base region 24 and a p-type anode region 25 having a thickness of about 2 zm are sequentially formed in the central portion of the drift layer 23.
  • An n-type electric field relaxation region 26 is formed around the n-type base region 24.
  • a surface protection film 27 having a three-layer structure of a silicon dioxide layer, a silicon nitride layer, and a silicon dioxide layer is formed.
  • An anode electrode 28 is formed in the p-type anode region 25.
  • a second layer of the anode electrode 29 is formed in the left side region on the anode electrode 28, and a gate electrode 31 is formed in the right side region via the insulating film 30.
  • the first gate electrode 33 is formed in the n-type base region 24, and the gate electrode 33 is connected to the gate electrode 31 at a connection portion not shown.
  • the anode electrode 29 is connected to the upper end 35 a of the anode terminal 35 by a gold lead wire 34.
  • the gate electrode 31 is connected to the upper end 37 a of the gate terminal 37 by a gold lead wire 36.
  • the lead wires 34, 36 and the anode terminal 35 and the gate terminal 37 are electrical connection means.
  • the force sword electrode 32 is attached to a metal support 38 having a force sword terminal 39.
  • the force-sword electrode 32 of the GTO thyristor element 20 is soldered to the support 38 using high temperature solder of gold silicon.
  • the anode terminal 35 and the gate terminal 37 are fixed through the support 38 while maintaining insulation between the high melting point insulating glass 40 and 41 and the support 38.
  • a synthetic polymer compound covering 42 is applied so as to cover the entire surface of the GTO thyristor element 20 and the vicinity of the connection between the lead wires 34 and 36 and the GTO thyristor element 20.
  • the coating 42 is a synthetic polymer compound containing polymethyl cinolesquioxane as the organosilicon polymer A and containing polymethyl phenyl siloxane as the organosilicon polymer B.
  • the lead wires 34 and 36 are gold wires having a diameter of 80 microns, and are attached between the anode electrode 29 and the anode terminal 35 and between the gate electrode 31 and the gate terminal 37, respectively, using a lead bonding apparatus.
  • the lead wires 34 and 36 are shown one by one.
  • the power leads 34 and 36 are connected in parallel according to the current values flowing through the lead wires 34 and 36 respectively. It is also good.
  • a 5 kV voltage is applied in the forward direction so that the potential of the anode terminal 35 becomes higher than that of the cathode terminal 39, and the potential of the gate terminal 37 is the anode terminal 35. At the same potential, the off state where no current flows was maintained, and a withstand voltage of 5kV was obtained.
  • the SiC-GTO thyristor device when a negative voltage is applied to force-sword terminal 39 and a voltage higher than a built-in voltage is applied to gate terminal 37 with reference to anode terminal 35, the SiC-GTO thyristor device is turned on. . At this time, electrons are injected from the force sort region 22 into the drift layer 23, so that conductivity modulation occurs and the on-resistance is significantly reduced.
  • the potential of the gate terminal 37 is higher than the potential of the anode terminal 35 while the SiC-GTO thyristor is turned on, a part of the current flowing between the anode terminal 35 and the force sort terminal 39 is drawn out of the gate terminal 37.
  • the GT ⁇ ⁇ ⁇ ⁇ ⁇ thyristor can be turned off.
  • the reverse withstand voltage of the SiC_GTO thyristor device of the second embodiment is about 5.8 kV, and this reverse withstand voltage can be maintained even in a high temperature atmosphere of 250 ° C.
  • the leak current density at a reverse voltage of 5 kV was as good as 3 ⁇ 10 4 A / cm 2 or less.
  • the following first and second operation tests were conducted on the SiC-GTO thyristor device of the present embodiment. In the first operation test, the SiC-GTO thyristor of this example was continuously operated for 200 hours in a high-temperature atmosphere at 250 ° C. while supplying a current at a current density of 200 A / cm 2 .
  • a conventional silicon GTO thyristor can not operate at a device temperature of 250 ° C. In addition, it is difficult to make the one with a current density of 200 AZcm 2 with a 5 kV class silicon GT ⁇ thyristor.
  • the forward voltage of the SiC-GTO thyristor immediately after the start of the first operation test was 4.3 V. After the end of the first and second operation tests, the forward voltage was measured under the same conditions as the first operation test, but the measured value is almost the same as the value at the start of the first operation test. Was in the range of measurement error.
  • leakage current density when applying a reverse voltage 5kV after the first and second operation tests End is a 5 X 10- 4 A / cm 2 or less at a temperature of 250 ° C, there a slight change
  • the turn on time is 0.5 microseconds and the turn off time is 0.8 microseconds. This switching time was also unchanged before and after the first and second operation tests.
  • the turn-on time and turn-off time of the SiC_GT ⁇ ⁇ ⁇ ⁇ ⁇ thyristor of the present embodiment is about 1/20 of that of the conventional silicon GTO thyristor with a withstand voltage of 6 kV.
  • the semiconductor device of the third embodiment of the present invention is an optical coupling wide gap power semiconductor device, and its cross-sectional view is shown in FIG.
  • a GaN (gallium nitride) single npn bipolar transistor 51 having a withstand voltage of 3 kV and a current capacity of 200 A is used as a main power semiconductor element having a light emitting function.
  • a SiC-photodiode 52 is used as a light receiving element.
  • the SiC photodiode 52 is provided in the same package so as to face the GaN-npn bipolar transistor 51.
  • a ⁇ -type having a thickness of about 1.7 ⁇ m is formed on the top surface of an ⁇ -type GaN collector region 53 having a high impurity concentration of about 300 ⁇ .
  • a GaN base region 54 is formed, and a high impurity concentration ⁇ type emitter region 55 of about 3 ⁇ m thickness is sequentially formed thereon.
  • a collector electrode 66 is provided on the lower surface of the GaN collector region 53.
  • An n-type electric field relaxation region 56 is formed in the collector region 53 around the GaN base region 54.
  • a metal base electrode 58 is provided at the right end of the GaN base region 54.
  • a metal emitter electrode 59 having a light emission window 60 is provided above the n-type emitter region 55.
  • a surface protection film 57 having a two-layer structure of a silicon nitride layer and a silicon dioxide layer is formed on the GaN collector region 53 and the electric field relaxation region 56.
  • the base electrode 58 is connected to the base terminal 62 by a gold lead wire 61.
  • Emitter electrode 59 is connected to emitter terminal 65 by gold leads 63, 64.
  • the collector electrode 66 is attached to a metal support 67 having a collector terminal 68.
  • Leads 61, 63, 64, 73, 76 and emitter terminals 65, base terminals 62, collector terminals 68, anode terminals 74 and force sword terminals 77 are electrical connection means.
  • Lead f fountain 61, 63, 64, 73, 76 You may use multiple lines connected in parallel depending on the current value flowing through each.
  • the SiC photodiode 52 is bonded to the inner side surface of the cap 70 via an insulating plate 71 such as aluminum nitride so that the light receiving portion 80 faces the light emitting window 60 of the GaN-npn bipolar transistor 51.
  • Anode electrode 72 of SiC photodiode 52 is connected to metal anode terminal 74 by gold lead wire 73.
  • the force-sword electrode 75 is connected to the force-sword terminal 77 by a gold lead 76.
  • the anode terminal 74 and the force sword terminal 77 are connected to their respective external wires.
  • the anode terminal 74 and the force sword terminal 77 are fixed to the through hole of the cap 70 through high melting point insulating glass 78, 79.
  • the end of the GaN-npn bipolar transistor 51, the SiC photodiode 52, the lead wires 61, 63, 64, 73, 76 and the base terminal 62 and the end of the emitter terminal 65 are covered with a covering 81.
  • Cover 81 is a polyethylsilse as organosilicon polymer A It is a synthetic polymer compound containing quoxane and containing polydimethylsiloxane as organic silicon polymer B.
  • the GaN-npn bipolar transistor 51 manufactured in advance is soldered to a predetermined position of the support 67 using a high melting point solder of gold silicon.
  • the raw material of the synthetic polymer compound before curing, which becomes the coating 81 is thickly applied so as to wrap the GaN-npn bipolar transistor element 51.
  • the SiC photodiode 52 fabricated in a rough fashion is soldered to the inner side surface of the metal cap 70 through an aluminum nitride insulating plate 71 using a high melting point solder of gold silicon.
  • the anode electrode 72 and the anode terminal 74 are connected with a gold lead wire 73 of diameter 80 microns.
  • the force-sword electrode 75 is connected to the force-sword terminal 77 with a gold lead wire 76.
  • a material of the synthetic polymer compound before curing is thickly applied so as to cover the vicinity of the connection portion between the SiC photodiode 52 and the lead wires 73 and 76 and the SiC photodiode 52.
  • the metal cap 70 and the support 67 are opposed, and the light receiving portion 80 of the SiC photodiode 52 faces the light emission window 60 of the GaN-npn bipolar transistor 51, and the materials of the respective synthetic polymer compounds surrounding both are in contact Combine and weld in a nitrogen atmosphere.
  • the materials of the respective synthetic polymer compounds are linked and integrated to form the shape of the covering 81 shown in FIG. Thereafter, the resultant is heated to a predetermined temperature to cure the synthetic polymer compound in a state of having a certain degree of flexibility.
  • the potential of the collector terminal 68 of the GaN- ⁇ bipolar transistor 51 is set higher than that of the emitter terminal 65 to be in a forward bias state.
  • the potential of the base terminal 62 is made the same as that of the emitter terminal 65, the off state where no current flows is maintained. Withstand voltage of 3kV achieved high withstand voltage.
  • the SiC photodiode 52 reverse biases the potential of the anode terminal 74 to a potential lower than that of the force sort terminal 77.
  • the on-off drive is performed as follows.
  • Base terminal 62 potential is higher than emitter terminal 65 potential And a base current flowing from the base terminal 62 to the emitter terminal 65.
  • electrons are injected from the emitter electrode 59 to turn on the GaN-npn bipolar transistor 51, and light 50 having a wavelength of about 390-570 nm is generated.
  • the light 50 is received by the SiC photodiode 52, and an amount of photocurrent corresponding to the amount of light flows between the anode terminal 74 and the force sort terminal 77.
  • the SiC photodiode 52 has no light, has no photocurrent, and is turned off.
  • the breakdown voltage of the GaN-npn bipolar transistor 51 of this example is about 3.5 kV, and this breakdown voltage can be maintained even at a high temperature of 250 ° C. Leakage current density at 3kV was good and 2 X 10- 4 A / cm 2 or less. Further, the withstand voltage between the GaN-npn bipolar transistor 51 and the SiC Hotoda Iodo 52 is at least 5kV, leakage current at 5kV were 1 X 10- 5 A / cm 2 or less. Even after continuous voltage application test at a temperature of 250 ° C for 1000 hours, the increase in leakage current was a small value within the range of measurement error.
  • the coated body of the synthetic polymer compound 81 was not deformed or cracked or clouded even after current was applied for 200 hours in a high-temperature, high-humidity atmosphere at a temperature of 80 ° C. and a humidity of 85%.
  • Temperature 200 ° C the forward voltage during energization at a current density of 150A / cm 2 was a small value of the change in measurement error range around a 5. 3V test.
  • Kino leakage current density and applied electrical voltage of 3kV after testing of the had little change in comparison with before the test and at 3 X 10- 4 A / cm 2 or less at 250 ° C.
  • the covering 81 of the synthetic high-molecular compound containing polyethylsilocene squioxane as the organosilicon polymer A and containing polydimethylsiloxane as the organosilicon polymer B is a side surface of the GaN-npn bipolar transistor 51. It was confirmed that it was firmly attached to GaN exposed to The turn-on time is as fast as 0.99 microseconds, and the turn-off time is as fast as 0.15 microseconds. There was no change before and after the test.
  • the high heat resistant semiconductor device of the fourth embodiment of the present invention is a molded SiC_GT module, and a SiC_GTO element and a SiC diode element are incorporated in one package.
  • FIG. 5 is a cross-sectional view of the main part.
  • the SiC-GTO element 20 is an element with a withstand voltage of 5 kV described in the second embodiment.
  • the SiC diode element 13 has the same structure as that of the element described in the first embodiment except that the withstand voltage is designed to be 5 kV.
  • two insulating substrates 116 and 118 made of, for example, aluminum nitride are bonded by high-temperature solder 115 and 117 at a predetermined distance on the surface of a heat-conductive copper substrate 101 coated with nickel plating, respectively. There is.
  • Internal wires 120, 121 and 122 are formed on the insulating substrate 116 in a copper foil pattern.
  • the force-sword electrode 32 of the SiC-GT device 20 is bonded onto the internal wiring 121 by high temperature solder.
  • the anode electrode 29 of the SiC-GTO element 20 is connected to the internal wiring 120 by a lead 34 which is an electrical connection portion.
  • the gate electrode 31 of the SiC_GT element 20 is connected to the internal wiring 122 by a lead wire 36 which is an electrical connection portion.
  • Internal wires 125 and 126 are formed on the insulating substrate 118 in the pattern of copper foil.
  • the force-sword electrode 7 of the SiC diode element 13 is bonded to the internal wiring 126 by high temperature solder.
  • the anode electrode 6 of the SiC diode element 13 is connected to the internal wiring 125 by a lead wire 8 which is an electrical connection portion.
  • a resin of a first synthetic polymer compound is applied to form a covering 130 so as to cover most of the SiC_GT element 20, the lead wires 34, 36, and the internal wires 120, 122.
  • a resin of a synthetic polymer compound is applied to form a covering 131 so as to cover most of the SiC diode element 13, the lead wire 8, and the internal wirings 125 and 126.
  • the coated bodies 130 and 131 of the synthetic polymer compound are synthetic polymer compounds containing polymethylsilsesquioxane and polymethylphenylsiloxane as the main components as in the second embodiment.
  • a strong frame made of hard resin such as epoxy resin for including the copper substrate 101 as a component and attaching it to the copper substrate 101 to form a package (container or envelope) 10 2 Install At the top of the frame 102, a rigid cover 105 made of the same epoxy resin Attach to form a package.
  • the frame 102 and the cover 105 are attached to the copper substrate 101 with a screw or the like using an adhesive or an adhesive.
  • the frame 102 and the cover 105 are, for example, an epoxy resin using imidazole as a curing agent, and the glass transition temperature is about 325.degree.
  • a terminal plate 107 is provided on the cover 105.
  • the terminal plate 107 is provided with an anode terminal 110 having a female screw, a force-sword terminal 111, a gate terminal 112, and a spare terminal 113.
  • the internal wiring 120 connected to the anode electrode 29 of the SiC_GTO element 20 is connected to the anode terminal 110 via the connection line 141 such as aluminum and the like, which is not visible in the figure passing between the cover 105 and the terminal plate 107. .
  • the internal wiring 121 connected to the force sort electrode 32 of the SiC_GTO element 20 is connected to the force sort terminal 111 by a conductor (not shown).
  • the internal wiring 122 to which the gate electrode 31 of the SiC_GTO element 20 is connected is connected to a connecting line 142 such as aluminum or the like, which is not visible in the figure, via a conductor to the gate terminal 112.
  • the internal wiring 125 connected to the anode electrode 6 of the SiC diode element 13 is connected to an aluminum connection line 143 and a wire which can not be seen in FIG.
  • An internal wiring 126 connected to the force-sword electrode 7 of the SiC diode element 13 is connected to the anode terminal 110 through a connecting line 144 such as aluminum and a conductor not visible in the figure.
  • a filler 165 of a gel-like second synthetic polymer compound is filled in a space in a package formed by the copper substrate 101, the frame 102 and the cover 105.
  • the filler 165 is a synthetic polymer compound containing polyphenylsilsesquioxane and positive dimethylsiloxane as main components.
  • the filler 165 also functions as a buffer to prevent the internal elements from vibrating due to the mechanical impact applied to the module 160.
  • the polydimethylsiloxane of the filler 165 is made softer by making it a polymer having a longer molecular structure than the polymethylphenylsiloxane of the coated bodies 130 and 131 of the synthetic polymer compound.
  • module 160 including anode terminal 110, force-sword terminal 111, and gate terminal 112, in which SiC_GT element 20 and SiC diode element 13 are connected in antiparallel in the package, and is externally output. can get.
  • the withstand voltage of the SiC_GTO module 160 of this example is about 5.7 kV, and the Si GTO The above-mentioned withstand voltage could be maintained even at a high temperature of 250 ° C. which was inoperable in the module. Leakage current density at 5kV was good and the 2 X 10- 4 A / cm 2 or less. In addition, the current of 200 A / cm 2 high current density, which is difficult to conduct with a high withstand voltage Si diode of 3 kV or more, is applied to the SiC_GT module 160 of this example in a high temperature air atmosphere of 250 ° C. Although the equipment was operated, no abnormality such as generation of cracks or deformation occurred in the coverings 130, 131, 165. The forward voltage at the time of energization at a current density of 200 AZcm 2 at a temperature of 250 ° C was 4.3 V, and the change before and after 200 hours of operation was within the measurement error range and hardly changed.
  • the leakage current density at 5kV after working is also a 3 X 10- 4 A / cm 2 or less at a temperature of 250 ° C, there was little change.
  • the leakage current density at 5 kV after 200 hours of operation was also less than 3 x 10 4 A / cm 2 at a temperature of 250 ° C, and there was almost no change before and after.
  • This is a coating 130, 131 of a synthetic polymer compound containing polydimethyl ciseoxane as the organic silicon polymer A and containing poly diphenylmethyl siloxane as the organic silicon polymer B, a SiC-GTO element or a diode element It is strongly bonded not only to each passivation film but also to the exposed element side.
  • the turn-on time of the SiC-GTO element 20 is 0.4 microseconds, and the turn-off time is 0.7 microseconds. Since the turn-off time is less than 1/20 of the silicon GTO element with a withstand voltage of 6 kV, the operation is fast. There was no change with time in this turn-on 'turn-off time.
  • the present invention covers more scope of application or derived structure.
  • the present invention is also applicable to, for example, MOSFETs, junction FETs, SITs, IGBTs, MOS transistors, etc. of wide gap semiconductor devices. Furthermore, it can be applied to high-frequency high-power MESFETs, lateral MOSFETs and junction FETs, Schottky diodes of HEMTs, junction barrier controlled Schottky (JBS) diodes, and so on.
  • JBS junction barrier controlled Schottky
  • the present invention can be applied to devices using other wide gap semiconductor materials.
  • the present invention can be effectively applied to devices using diamond and gallium phosphorus wide gap semiconductor materials.
  • n-type of the polarity of each semiconductor region is p-type, and the semiconductor of the configuration in which p-type is inverted to n-type.
  • the organosilicon polymer A may be polypropylsilsesquioxane besides polyphenylsilsesquioxane, polymethylsilsesquioxane and polyethylsilsesquioxane described above, and may contain two or more kinds of these polykioxanes. May be.
  • the organosilicon polymer B may be one containing two or more of these polythixyl siloxanes which are made up of only the polydimethylsiloxane and the polydifunynyl siloxane described above, and polyphenylmethyl siloxanes which are made of polyphenylmethyl siloxane. .
  • the T T type semiconductor device using the metal caps 43 and 70 has been described, but the present invention can also be applied to a semiconductor device of a high heat resistant resin cap which is not a metal cap.
  • the configuration of the semiconductor device may be a stud type or flat type other than a ⁇ ⁇ ⁇ ⁇ type, or a SIP type or high power resin using a resin type or a general mold type configuration for Si power modules.
  • the third embodiment exemplifies the light coupling semiconductor device, but the present invention can be similarly applied to a semiconductor device having only a light emitting semiconductor device or a semiconductor device having only a light receiving semiconductor device.
  • the synthetic polymer compound envelope of the mold type module according to the fourth embodiment is made of a highly heat resistant resin, an epoxy resin or Kepler resin using another epoxy resin, such as phenol novolak as a curing agent (trademark) Well, etc.).
  • polydimethylsiloxane of organosilicon polymer B contained in the synthetic polymer compound filler may be polydimethylsiloxane, polygethylsiloxane, polyphenylmethylsiloxane or two or more of these polysiloxanes.
  • the synthetic polymer compound filler may contain only organosilicon polymer B without containing organosilicon polymer A.
  • the present invention is applicable to a wide gap semiconductor device with high withstand voltage and high heat resistance.

Abstract

 150°C以上の高温で使用するSiCなどのワイドギャップ半導体装置において、ワイドギャップ半導体素子の絶縁性を改善し、高耐電圧のワイドギャップ半導体装置を得るために、ワイドギャップ半導体素子の外面を合成高分子化合物で被覆する前記合成高分子化合物は、シロキサン(Si−O−Si結合体)による橋かけ構造を有する1種以上の有機珪素ポリマーAと、シロキサンによる線状連結構造を有する1種以上の有機珪素ポリマーBとをシロキサン結合により連結させた有機珪素ポリマーC同士を、付加反応により生成される共有結合で連結させて三次元の立体構造に形成している。

Description

明 細
高耐熱半導体装置
技術分野
[0001] 本発明は、高耐熱性を有する高耐電圧 半導体装置に関する
背景技術
[0002] 炭化珪素(以下、 SiCと記す)等のワイドギャップ半導体材料はシリコン (以下、 Siと 記す)に比べて、エネルギーギャップが大きく絶縁破壊電界強度も約 1桁大きい等の 優れた物理特性を有している。そのため SiCは、高耐熱かつ高耐電圧のパワー半導 体装置に用いるのに好適な半導体材料として注目されてレ、る。
SiCを用いた従来例の高耐熱 '高耐電圧のパワー半導体装置の例としては、以下 に示す SiCダイオード素子を用いたもの力 2001年の国際学会論文集「Proceedings of 2001 International symposium on Power Semiconductor Devices & Iし s」の 27貝 力 30頁(以下、先行技術 1 )に開示されている。
[0003] この SiCダイオード素子では、 SiC基板上に電荷を注入する pn接合をェピタキシャ ル成長技術によるェピタキシャル膜で形成してレ、る。基板の端部領域のェピタキシャ ル膜をメサエッチングで除去した後、電界を緩和するターミネーシヨン部をイオン打ち 込みで形成している。具体的には、深さ約 l z mのメサエッチング処理で厚さ 0. 7 μ mの ρ型ェピタキシャル層を除去し、厚さ 0. 4 z mの二酸化シリコンなどの無機物膜 でパッシベーシヨン膜を形成している。この従来例の SiCダイオード素子は 12kV 1 9kVの高耐電圧を有する。
[0004] 図 6は前記従来例の SiCダイオード素子を用いて SiCダイオード装置を構成した場 合のパッケージの断面図である。図において、下面に力ソード端子 92を有する金属 製の支持体 93の上面に SiCのダイオード素子 90がその力ソード電極 97を接して取 付けられている。支持体 93にはさらに、絶縁物 12を介して絶縁を保ちつつ支持体 9 3を貫通するアノード端子 91が設けられている。アノード端子 91はリード線 8で、 SiC ダイオード素子 90のアノード電極 96に接続されている。支持体 93の上面には、ダイ オード素子 90を覆うように金属製のキャップ 94が設けられ、ダイオード素子 90を含 む空間 95を密封している。この空間 95には六弗化硫黄ガスが充填されている。六弗 化硫黄ガスを充填する理由は次の通りである。アノード電極 96と、パッシベーシヨン 膜 98で被覆されていない露出側面 90aとの間は、沿面距離が短いので耐電圧を高 くすることができない。
[0005] この耐電圧を高くするために、絶縁用ガスとして窒素ガスなどの不活性ガスやアル ゴンなどの希ガスを用いることも考えられる。しかしこれらのガスは最大絶縁破壊電界 が低いために、高電圧の印加時にガス中で放電を起こし、 SiCダイオード素子 90そ のものや、二酸化シリコンなどのパッシベーシヨン膜 98が破壊されてしまう。そこで耐 電圧を高くするために、 150°C程度の高温でも極めて安定な六弗化硫黄ガスをパッ ケージ内に充填して放電による絶縁破壊を防ぐようにしている。
特許文献 1:特許第 3395456号公報
特許文献 2:特許第 3409507号公報
非特午文献 1 :「Proceedings of 2001 International Symposium on Power
Semiconductor Devices & IC's」の 27頁から 30頁
発明の開示
発明が解決しょうとする課題
[0006] 六弗化硫黄ガスは絶縁用ガスとしては現在のところ最も優れた絶縁性を持つ力 弗 素を含んでいるため、地球温暖化防止の観点から使用を避ける必要がある。特に高 い絶縁性を得るためには半導体装置内に充填する六弗化硫黄ガスの圧力を常温で 2気圧程度にする必要がある。半導体装置の使用中に温度が上昇すると、この圧力 は 2気圧以上に高くなるので、半導体装置のパッケージを相当堅牢にしないと爆発 やガス漏れの危険性がある。ワイドギャップ半導体装置は 500°C近レ、高温で動作さ せる場合もあるが、その場合にはガスが熱膨張しガス圧は相当高くなり、爆発やガス 漏れリークの危険性が更に増す。また高温では六弗化硫黄ガスが熱分解し耐電圧が 低下するなどの問題もある。
[0007] 六弗化硫黄ガス以外の物質で優れた絶縁性を有する従来の材料としては、シロキ サン (Si— O— Si結合体)の線状構造をもつポリメチルフエニルシロキサンを含む合成 高分子化合物や、シロキサンの橋かけ構造をもつポリフエニルシノレセスキォキサンを 含む合成高分子化合物がある。前者は一般にシリコンゴム(Siゴム)と呼ばれている。 温度が 150°C以下では、これらの合成高分子化合物の被覆体で半導体素子(半導 体チップ)全体を覆うことで高レ、絶縁性を保つことができる。
[0008] ポリメチルフエニルシロキサンは耐熱性がそれほど高くなレ、が、 Siパワー半導体素 子のように接合温度が 150°C以下の範囲で使用するものの場合は問題がない。しか しワイドギャップ半導体材料の SiCを用いる半導体素子のように、 200°C以上の高温 で使用する場合は耐熱性が十分とはいえなレ、。 SiC半導体素子の温度が 200°C以 上になると、ポリメチルフエニルシロキサンの被覆体は柔軟性を失う。また空気中で 2 50°C以上になるとガラス化して完全に堅くなつてしまう。そのため SiC半導体素子の 温度が室温に戻ると、ポリメチルフエニルシロキサンの被覆体の内部に多数のクラック が発生する。
[0009] また、ポリメチルフエニルシロキサンで被覆した素子を高温で長時間六弗化硫黄ガ スなどの不活性ガス中で動作させると、重量の減少が生じて素子表面近傍でボイド やクラックが発生する。これはポリメチルフエエルシロキサンの側鎖のメチル基やフエ ニル基が分解して蒸発するためと推察される。ボイドゃクラックが発生すると素子の表 面保護が不完全になりリーク電流が増大する。さらにクラック発生時に素子のパッシ ベーシヨン膜を損傷することがあり、その結果としてリーク電流が大幅に増加して半導 体素子の破壊に至る場合もある。以上のようにポリメチルフエニルシロキサンは低温 では耐熱性が良いが高温ではその機能が失われるという欠点がある。
[0010] ポリフエ二ルシルセスキォキサンは耐熱性は優れているが脆ぐクラックが入りやす いので厚膜にするのが困難である。ポリフエ二ルシルセスキォキサンを用いるときは 素子表面に数ミクロンの厚さで塗布する。しかし数ミクロンの厚さでは耐電圧が限られ ており、 3kV以上の高耐電圧の半導体装置には用いることができなかった。
[0011] 本発明は、半導体装置を構成する半導体素子を高耐電圧かつ高耐熱の物質で覆 つた高耐電圧のワイドギャップ半導体装置を提供することを目的としている。
課題を解決するための手段
[0012] 本発明の半導体装置は、半導体素子、及び前記半導体素子を外部の機器に電気 的に接続するための電気接続手段の少なくとも一部分を合成高分子化合物で覆うこ とを特徴とする。前記合成高分子化合物は、シロキサン (Si— O-Si結合体)による橋 かけ構造を有する、ポリフエ二ルシルセスキォキサン、ポリメチルシルセスキォキサン 、ポリェチルシルセスキォキサン及びポリプロビルシルセスキォキサンの群力 選択し た少なくとも 1つを有する第 1の有機珪素ポリマー(以下、有機珪素ポリマー Aという) 、及び
シロキサンによる線状連結構造を有する、ポリジメチルシロキサン、ポリジェチルシ ロキサン、ポリジフヱニルシロキサン及びポリメチルフエニルシロキサンの群力も選択 した少なくとも 1つを有する第 2の有機珪素ポリマー(以下、有機珪素ポリマー Bという )を含有している。前記有機珪素ポリマー Aと前記有機珪素ポリマー Bはシロキサン結 合により交互に線状に連結されて大型の第 3の有機珪素ポリマーを形成している。前 記合成高分子化合物は、前記大型の第 3の有機珪素ポリマーの複数のものが付加 反応により生成される共有結合で立体的に連結されて三次元の立体構造を形成して いる。
[0013] 有機珪素ポリマー Aと有機珪素ポリマー Bとは交互にシロキサン結合により線状に 連結されて、分子量が 2万から 80万の大型の第 3の有機珪素ポリマーを構成してい る。この第 3の有機珪素ポリマーの複数のものがアルキレン基で連結されてレ、るのが より好ましい。
[0014] シロキサンの橋かけ構造を有する有機珪素ポリマー Aは電気絶縁性と耐熱性に優 れ、高耐電圧と高耐熱性を有しているが流動性は非常に悪い。
本発明によると、有機珪素ポリマー Aを、シロキサンの線状連結構造を有する有機 珪素ポリマー Bを介して交互に線状に連結する。これにより、有機珪素ポリマー Bが備 えている柔軟性を失うことなぐ有機珪素ポリマー Aの優れた耐熱性を保持しつつ、 高耐熱且つ高耐電圧という 2つの特性が両立する合成高分子化合物を得ることがで きる。耐熱性をより高くするには有機珪素ポリマー Aの分子量を大きくすると良いが、 その場合柔軟性が低くなる。また、柔軟性を高くするには有機ポリマー Bの分子量を 大きくすると良いが、その場合耐熱性が低くなる。有機珪素ポリマー Aの好ましい分 子量は千から 10万であり、有機珪素ポリマー Bの好ましい分子量は 5千から 20万で ある。有機珪素ポリマー Aの分子量は有機珪素ポリマー Bの分子量よりも小さくするの が好ましい。
[0015] 本発明における合成高分子化合物は、結合のほとんどがシロキサン結合を有して レ、ることから、前記のように高い絶縁性すなわち高耐電圧性能を有する。本発明の合 成高分子化合物は、ワイドギャップ半導体素子のパッシベーシヨン膜として使用され る二酸化シリコンゃ窒化シリコンなどの無機物膜との親和性が極めてよぐパッシベ ーシヨン膜の表面に強固に付着する。さらに SiCや GaNなどのワイドギャップ半導体 そのものとも親和性が極めてよく半導体素子の表面に強固に付着して密封するすぐ れた接着性を有する。
このすぐれた接着性を有する合成高分子化合物で被覆して密封したワイドギャップ 半導体素子を有する半導体装置は高い耐湿性を有するので、信頼性の高い半導体 装置を実現できる。この合成高分子化合物は SiCや GaNなどのワイドギャップ半導 体との親和性が極めてよレ、。例えばパッシベーシヨン膜にピンホール等の欠陥部が 存在してワイドギャップ半導体が露出している場合でも、合成高分子化合物がワイド ギャップ半導体素子の表面を直接保護するパッシベーシヨン膜として働くので高い信 頼性を実現できる。
[0016] 有機珪素ポリマー Bは Siゴムとほとんど同じ分子構造を有する。従って Siゴムで従 来から実証されているように、パッシベーシヨン膜用の無機物、銅、アルミニューム及 びステンレス等の各種金属、エポキシ樹脂、アクリル樹脂、及びフエノール樹脂など の各種樹脂及び各種ガラス等との接着性が極めて良好でありこれらに強固に付着す る。このため、この合成高分子化合物の表面保護膜は半導体素子の金属電極ゃ電 気接続手段、支持体等にも強固にかつすきまなく密着して付着する。そのため高い 耐湿性が得られ、高い信頼性と高い耐電圧性能を有する半導体装置を実現できる。
[0017] 本発明における合成高分子化合物は、大部分がシロキサン構造を有するため、紫 外線および可視光線に対する透光性が高レ、。このため合成高分子化合物を半導体 素子や電気接続手段へ塗布したときの状況を目視で観察することができる。例えば 目視により気泡ゃボイド等が存在しないことを確かめながら効率的に塗布作業を進め ること力 Sできる。
本発明における合成高分子化合物を用いたワイドギャップ発光パワー半導体装置 やワイドギャップ光結合パワー半導体装置においては、高温においても半導体素子 を保護できる高温高耐圧機能と、高温においても光をよく透過する高効率光結合機 能の両方を同時に満たすことができる。
発明の効果
[0018] 本発明の高耐熱ワイドギャップ半導体装置は、半導体素子の上面と側面を、合成 高分子化合物で覆う構成を有する。前記合成高分子化合物は、少なくともシロキサン (Si— O— Si結合体)による橋かけ構造を有するポリシノレセスキォキサンを主成分とす る有機珪素ポリマー Aと、シロキサンによる線状連結構造を有する有機珪素ポリマー Bとを含有してレ、る。有機珪素ポリマー Aと有機珪素ポリマー Bがシロキサン結合によ り交互に線状に連結して分子量が 2万から 80万の大型有機珪素ポリマーを構成して いる。
[0019] この大型有機珪素ポリマー同士が付加反応により共有結合で連結されて三次元の 立体構造を有する合成高分子化合物が生成される。本構成の合成高分子化合物は ほとんどがシロキサン結合を有するので高温でも高耐電圧性を有するとともに、ワイド ギャップ半導体およびそのパッシベーシヨン膜として使用される二酸化シリコンゃ窒 化シリコンなどの無機物膜との親和性が極めてよい。そのため合成高分子化合物が 半導体装置の素子の表面に強固に付着するので半導体装置の高い耐湿性を達成 できるとともに高い温度で動作させる場合に特に信頼性の高い高耐電圧性を実現で きる。
[0020] 本発明の他の観点の半導体装置は、熱伝導性の良い基板上に取付けられた少な くとも iつの半導体素子、前記半導体素子を外部の機器に電気的に接続するための 電気接続部を有する。前記半導体素子と前記電気接続部の少なくとも 1部は、シロキ サン (Si— O—Si結合体)による橋かけ構造を有する少なくとも 1種の第 1の有機珪素 ポリマーと、シロキサンによる線状連結構造を有する少なくとも 1種の第 2の有機珪素 ポリマーとを、シロキサン結合により連結させた第 3の有機珪素ポリマーの複数のもの を、付加反応により生成される共有結合で連結し、三次元の立体構造に形成した化 合物を含有する第 1の合成高分子化合物で被覆されている。
[0021] 前記半導体装置は、前記合成高分子化合物で被覆した半導体素子及び電気接続 部を収納するように前記基板に設けられた硬質樹脂製の容器を有する。前記容器内 の隙間にはポリフエ二ルシルセスキォキサンとポリジメチルシロキサンを主成分とする 第 2の合成高分子化合物を充填している。前記容器には、前記電気接続部につなが り前記容器の外側へ導出された外部接続端子が設けられている。
[0022] 本発明によれば、少なくとも 1つの半導体素子を容器中に収納することにより、前記 半導体素子は外部環境からの影響をうけにくい。半導体素子を合成高分子化合物 で被覆することにより高い耐電圧が得られる。また容器内の隙間に比較的やわらかい 合成高分子化合物を充填することにより、容器に外部からショックが加わった場合で も、内部の半導体素子や電気接続導体などが影響をうけにくい。複数の半導体素子 を容器に収納してモジュール化することにより、使用上便利でかつ低コストの半導体 装置を提供できる。
図面の簡単な説明
[0023] [図 1]発明の第 1実施例の SiCpnダイオード装置の断面図である。
[図 2]本発明の第 2実施例の SiC— GTOサイリスタ装置の断面図である。
[図 3]本発明の第 2実施例の SiC— GTOサイリスタ素子の図 2の紙面に垂直な面の断 面図である。
[図 4]本発明の第 4実施例の光結合ワイドギャップパワー半導体装置の断面図である
[図 5]本発明の第 5実施例の SiC_GTOモジュールの断面図である。
[図 6]従来の SiCダイオード装置の断面図である。
符号の説明
[0024] 1 力ソード領域
3 アノード領域
4 電界緩和ターミネーシヨン領域
5 パッシベーシヨン膜
6 アノード電極
7 力ソード電極 リード線
アノード端子
支持体
力ソード端子
絶縁ガラス
SiCダイオード素子
金属キャップ
窒素などの不活性ガス 、 42、 81 被覆体
GTOサイリスタ素子
力ソード領域
pベース領域
pドリフト層
nベース領域
アノード領域
パッシベーシヨン膜
アノード電極
ゲート電極
力ソード電極
、 36 金のリード線
GaNnpnバイポーラトランジスタ SiCホトダイオード
コレクタ領域
ベース領域
ェミッタ領域
パッシベーシヨン膜
発光窓
受光部 102 フレーム
105 カバー
116、 118 絶縁基板
130、 131 被覆体
165 充填材
発明を実施するための最良の形態
[0025] 以下、本発明の半導体装置の好適な実施例を図 1から図 5を参照して説明する。各 図において、各要素の構成の理解を容易にするために、図示された各要素の寸法 は実際の寸法とは対応していない。各実施例において、「半導体装置」とは、半導体 素子をパッケージ内に収納し、半導体素子の各電極を、リード線でそれぞれの電極 端子に接続したものをいう。
第 1実施例
[0026] 本発明の第 1実施例の高耐熱半導体装置を図 1を参照して説明する。
本発明の第 1実施例の半導体装置は、高耐熱かつ高耐電圧の SiC (炭化珪素) pn ダイオードである。
図 1は、本発明の第 1実施例の耐電圧 8kVの SiCpnダイオードの断面図である。図 1において、 SiCダイオード素子 13は以下の構成を有する。厚さ約 300 x mの高不 純物濃度の η型の SiCの力ソード領域 1の上面に厚さ約 90 μ mの低不純物濃度の η 型の SiCのドリフト層 2が形成されている。力ソード領域 1の下面には力ソード電極 7が 形成されている。ドリフト層 2の中央領域に、主接合を形成する p型の SiCのアノード 領域 3が形成されている。
[0027] アノード領域 3には金属のアノード電極 6が形成されている。アノード領域 3の周囲 には p型の電界緩和領域 4が形成されてレ、る。アノード領域 3及び電界緩和領域 4を 含む SiCダイオード素子 13の上面には、二酸化シリコン層、窒化シリコン層、二酸化 シリコン層の順で積層した 3層構造の表面保護膜 5が形成されている。アノード電極 6 は、電気接続手段である金のリード線 8でアノード端子 9の上端 9aに接続されている 。図 1ではリード線 8は 1本のみ図示されている力 S、リード線 8は、リード線 8を流れる電 流値が大きい場合はその値に応じて複数のものを並列に接続すればよい。
[0028] 力ソード電極 7は金属の支持体 10に電気的接続を保って取り付けられている。ァノ ード端子 9と支持体 10は高融点の絶縁ガラス 12を介して絶縁を保ちつつ固着されて いる。支持体 10には力ソード端子 11が接続されている。アノード端子 9と力ソード端 子 11は外部の装置等の配線に接続される。支持体 10の上面には SiCダイオード素 子 13及びアノード端子 9の上端 9aを覆うように金属製のキャップ 14が設けられ、 SiC ダイオード素子 13を含む空間 15を密閉してレ、る。空間 15内の SiCダイオード素子 1 3及びリード線 8の一部を覆うように合成高分子化合物の被覆体 16が設けられている 。被覆体 16は、第 1の有機珪素ポリマー(以下、有機珪素ポリマー Aという)としてポリ フエニルシノレセスキォキサンを含有し、第 2の有機珪素ポリマー(以下、有機珪素ポリ マー Bという)としてポリジメチルシロキサンを含有する透明な合成高分子化合物で形 成される。空間 15内には窒素ガスが封入されてレ、る。
[0029] 本実施例の SiCpnダイオードの製作方法の一例を以下に説明する。図 1において 、あら力じめ製作した SiCダイオード素子 13を、金シリコンを含む高温半田を用いて 支持体 10の上面の所定位置に半田付けする。リードボンデング装置を用いて直径 8 0ミクロンメートルの金線 (複数)のリード線 8の両端をそれぞれアノード電極 6と、ァノ ード端子 9の上端 9aとに接続する。
次に SiCダイオード素子 13の全面、及びリード線 8のアノード電極 6との接続部近 傍を覆うように、前記の合成高分子化合物を塗布し被覆体 16を形成する。塗布方法 としては、所定の直径の孔を有するノズルから所定量の合成高分子化合物を押し出 す方法が適している。
[0030] 合成高分子化合物は、塗布後 200°C程度の温度で所定時間保つと、ある程度の 柔軟性を有する状態で硬化する。合成高分子化合物の粘度を適切に調節して、これ を塗布したとき図 1の被覆体 16に示すように山状に盛り上がり、 SiCダイオード素子 1 3の全体を 200 μ m以上の厚さですきまなく覆うことができるようにする。粘度が高す ぎると、塗布したとき SiCダイオード素子 13と被覆体 16との間にすきまができることが ある。逆に粘度が低すぎると、山状に盛り上がらず被覆体 16の厚さを 200 x m以上 の所望の厚さにすることができない。 最後に窒素雰囲気中で金属キャップ 14を支持体 10に取り付けて溶接し、内部空 間 15を窒素ガスで充たして SiCpnダイオードが完成する。
[0031] 本実施例の SiCpnダイオードのアノード端子 9と力ソード端子 11間に、力ソード端 子 11の電位が高くなるように電圧(逆方向電圧)を印加して測定した逆耐電圧は約 8 . 5kVであった。 Siの半導体装置では動作不能である、例えば 300°Cの高温におい ても上記の逆耐電圧を維持できた。逆方向の電圧が 8kVでのリーク電流密度は 5 X 10_5 A/cm2以下であった。本実施例の SiCpnダイオードに、 250°Cの高温雰囲気 中で 200AZ cm2の電流密度で電流を流し 500時間連続通電試験をした力 試験終 了後の合成高分子化合物の被覆体 16にクラックや変形は生じなかった。また白濁な どが生じて透明度が悪化することもなかった。
[0032] 通電時の順方向電圧は 4. 3Vであり、 500時間の通電試験の前後でほとんど変化 しなかった。 500時間の連続通電試験の終了後、 300°Cの高温雰囲気中で 8kVの 逆方向電圧を印加してリーク電流を測定したところ、電流密度は 3 X 10— 5A/cm2で あり、通電試験前との差は少なかった。前記の各試験後、半導体装置を分解して目 視で観察した。その結果、有機珪素ポリマー Aとしてポリフエ二ルシルセスキォキサン を含有し有機珪素ポリマー Bとしてポリジメチルシロキサンを含有する合成高分子化 合物の被覆体 16が SiCダイオード素子 13の電界緩和領域 4の表面保護膜 5の上だ けでなく、 SiCダイオード素子 13の側面に露出した SiCの層にも強固に付着してレ、る こと力 S確認された。なお SiCpnダイオードの動作速度の目安となる逆回復時間は約 5 0ナノ秒であり、前記試験の前後で変化はみられなかった。
[0033] 本発明の第 1実施例によれば、 SiCダイオード素子 13の周囲を、前記有機ポリマー Aと前記有機ポリマー Bを所定の割合で含有する合成高分子化合物で被覆する。こ れにより、 SiCダイオード素子 13を六弗化硫黄ガスの雰囲気中に置いた場合と同等 の絶縁性を得ることができる。すなわち地球温暖化に悪影響を与える有害な物質の 六弗化硫黄ガスを使用することなく高レ、耐熱性と高レ、絶縁性を有する SiCpnダイォ ードが実現できる。
第 2実施例
[0034] 本発明の第 2実施例の半導体装置は、耐電圧 5kVの SiC— GTOサイリスタ(Gate Turn Off Thyristor)装置であり、図 2にその断面図を示す。図 3は図 2における GTO サイリスタ素子 20を紙面に垂直な面で切断したセルの一つの断面図である。実際の 素子では、図 3に示すセル力 図の左右方向に複数個連結されている。図 2及び図 3 において、厚さ約 320 z mの高不純物濃度の n型 SiCの力ソード領域 21の上面に、 厚さ約 3 x mの p型 SiCのバッファ一層 22を設けている。力ソード領域 21の下面に力 ソード電極 32が設けられている。バッファ一層 22の上に厚さ約 60 z mの低不純物濃 度の p型 SiCのドリフト層 23を設けている。ドリフト層 23の中央部に厚さ約 2 z mの n 型のベース領域 24と p型のアノード領域 25が順次形成されている。
[0035] n型のベース領域 24の周辺には n型の電界緩和領域 26が形成されている。 GTO サイリスタ素子 20の表面には二酸化シリコン層、窒化シリコン層、二酸化シリコン層の 3層構造の表面保護膜 27が形成されている。 p型のアノード領域 25にはアノード電 極 28が形成されている。このアノード電極 28上の左側の領域には 2層目のアノード 電極 29が形成され、右側の領域には絶縁膜 30を介してゲート電極 31が形成されて レ、る。図 3に示すように、 n型のベース領域 24には 1層目のゲート電極 33が形成され 、ゲート電極 33は、図示していない接続部でゲート電極 31に接続されている。
[0036] アノード電極 29は金のリード線 34によりアノード端子 35の上端 35aに接続されてい る。ゲート電極 31は金のリード線 36によりゲート端子 37の上端 37aに接続されている 。リード線 34、 36及びアノード端子 35及びゲート端子 37は電気接続手段である。力 ソード電極 32は力ソード端子 39を有する金属の支持体 38に取り付けられている。通 常 GTOサイリスタ素子 20の力ソード電極 32は金シリコンの高温半田を用いて支持体 38に半田付けされる。アノード端子 35及びゲート端子 37は、それぞれの高融点絶 縁ガラス 40及び 41で支持体 38との間の絶縁を保ちつつ支持体 38を貫通して固定 されている。
GTOサイリスタ素子 20の全面、及びリード線 34及び 36の GTOサイリスタ素子 20と の接続部近傍を覆うように、合成高分子化合物の被覆体 42を塗布する。被覆体 42 は有機珪素ポリマー Aとしてポリメチルシノレセスキォキサンを含有し、有機珪素ポリマ 一 Bとしてポリメチルフエニルシロキサンを含有する合成高分子化合物である。最後 に窒素雰囲気中で金属キャップ 43を支持体 38に取り付けて溶接することにより内部 空間 44に窒素ガスが封入された SiC— GTOサイリスタ装置が完成する。
[0037] リード線 34、 36は直径 80ミクロンメートノレの金線であり、リードボンデング装置を用 いてそれぞれアノード電極 29とアノード端子 35間及びゲート電極 31とゲート端子 37 間に取り付けられる。図 2では、リード線 34、 36はそれぞれ 1本づっ図示されている 力 リード線 34、 36は、リード線 34、 36を流れるそれぞれの電流値に応じて複数のも のを並列に接続してもよい。
本第 2実施例の SiC— GTOサイリスタ装置において、アノード端子 35の電位がカソ ード端子 39よりも高電位になるように順方向に 5kV電圧を印加し、ゲート端子 37の 電位をアノード端子 35と同電位にすると、電流が流れないオフ状態が維持され、 5k Vの耐電圧が得られた。
[0038] 次にこのオフ状態でゲート端子 37の電位をアノード端子 35よりも低電位にし、ァノ ード端子 35からゲート端子 37に向けてゲート電流を流すと、 SiC_GT〇サイリスタ装 置はオン状態になり、アノード端子 35と力ソード端子 39間に電流が流れる。さらにォ ン状態でゲート端子 37の電位をアノード端子 35よりも高電位にすると、アノード端子 35と力ソード端子 39間に流れている電流がゲート端子 37から力ソード端子 39間に 転流し、オフ状態になる。このときのアノード端子 35と力ソード端子 39間の電圧が逆 耐電圧である。
[0039] 具体的には、力ソード端子 39に負の電圧を印加し、ゲート端子 37にアノード端子 3 5を基準にしてビルトイン電圧以上の電圧を印加すると、 SiC— GTOサイリスタ装置は オンとなる。このときドリフト層 23内に力ソード領域 22から電子が注入されるため、伝 導度変調が生じ、オン抵抗が大幅に低下する。 SiC— GTOサイリスタがオンした状態 において、ゲート端子 37の電位をアノード端子 35の電位より高くすると、アノード端 子 35と力ソード端子 39間を流れる電流の一部がゲート端子 37から引き抜かれること になり、 GT〇サイリスタをオフ状態にすることができる。
[0040] 本第 2実施例の SiC_GTOサイリスタ装置の逆耐電圧は約 5. 8kVであり、 250°C の高温雰囲気中でもこの逆耐電圧を維持できた。逆方向電圧が 5kVでのリーク電流 密度は 3 X 10_4A/cm2以下と良好であった。本実施例の SiC— GTOサイリスタ装置 について、以下の第 1及び第 2の動作試験を行った。 第 1の動作試験では、本実施例の SiC— GTOサイリスタに 200A/cm2の電流密度 で電流を流しつつ、 250°Cの高温雰囲気中で 200時間の連続動作をさせた。なお従 来からあるシリコンの GTOサイリスタでは、素子温度が 250°Cでは動作不可能である 。また 5kV級のシリコンの GT〇サイリスタでは電流密度が 200AZcm2のものを作る ことは困難である。
[0041] また第 2の動作試験では、前記の電流密度で電流を流しつつ、気温 80°C、湿度 85 %の高温高湿度の雰囲気中で 200時間の連続動作をさせた。前記第 1及び第 2の 動作試験の終了後この SiC— GT〇サイリスタ装置を分解して調べたが合成高分子化 合物の被覆体 42が変形したりクラックや白濁が生じていなかった。
前記第 1の動作試験開始直後の SiC— GTOサイリスタの順方向電圧は 4. 3Vであ つた。第 1及び第 2の動作試験終了後、前記第 1の動作試験と同じ条件で順方向電 圧を測定したが、その測定値は第 1の動作試験開始時の値とほとんど変わらず、その 差は測定誤差の範囲内であった。
[0042] 第 1及び第 2の動作試験終了後に逆方向の電圧 5kVを印加したときのリーク電流 密度は温度 250°Cで 5 X 10— 4A/cm2以下であり、わずかな変化であった。ターンォ ン時間は 0. 5マイクロ秒、ターンオフ時間は 0. 8マイクロ秒である。このスイッチング 時間も前記第 1及び第 2の動作試験の前後で変化はみられなかった。なお本実施例 の SiC_GT〇サイリスタのターンオン時間及びターンオフ時間は、耐圧 6kVの従来 のシリコンの GTOサイリスタの約 20分の 1である。
GTOサイリスタ素子 20に塗布した本実施例の合成高分子化合物の GTOサイリス タ素子 20等への付着状態について調べたところ、合成高分子化合物は、 GTOサイ リスタ素子 20の電界緩和領域 26上の保護膜 27及び側面の SiCの露出面にも強固 に付着していた。
第 3実施例
[0043] 本発明の第 3実施例の半導体装置は、光結合ワイドギャップパワー半導体装置で あり、図 4にその断面図を示す。図において、発光機能を有する主パワー半導体素 子としては、耐電圧 3kV*電流容量 200Aの GaN (ガリウムナイトライド)一 npnバイポ ーラトランジスタ 51を用いている。受光素子としては SiC—ホトダイオード 52を用いて いる。 SiCホトダイオード 52は GaN-npnバイポーラトランジスタ 51に対向するように 同一パッケージ内に設けられている。
[0044] 図 4に示す GaN— npnバイポーラトランジスタ 51において、厚さ約 300 μ ΐηの高不 純物濃度の η型の GaNコレクタ領域 53の上面に厚さ約 1. 7 μ mの ρ型の GaNベー ス領域 54が形成され、その上に厚さ約 3 μ mの高不純物濃度の η型のェミッタ領域 5 5が順次形成されている。 GaNコレクタ領域 53の下面にはコレクタ電極 66が設けら れている。 GaNベース領域 54の周辺のコレクタ領域 53内には n型の電界緩和領域 5 6が形成されている。 GaNベース領域 54の右端部に金属のベース電極 58が設けら れている。 n型ェミッタ領域 55の上に、発光窓 60を有する金属のェミッタ電極 59が設 けられている。 GaNコレクタ領域 53及び電界緩和領域 56の上には窒化シリコン層と 二酸化シリコン層の 2層構造の表面保護膜 57が形成されている。
[0045] ベース電極 58は、金のリード線 61によりベース端子 62に接続されている。ェミッタ 電極 59は、金のリード線 63、 64によりェミッタ端子 65に接続されている。コレクタ電 極 66はコレクタ端子 68を有する金属の支持体 67に取り付けられている。リード線 61 、 63、 64、 73、 76及びェミッタ端子 65、ベース端子 62、コレクタ端子 68、アノード端 子 74及び力ソード端子 77ίま電気接続手段である。リード f泉 61、 63、 64、 73、 76ίま、 それぞれを流れる電流値に応じて、それぞれ複数の線を並列に接続したものを用い ればよい。
[0046] SiCホトダイオード 52は、その受光部 80が GaN— npnバイポーラトランジスタ 51の 発光窓 60に対向するようにキャップ 70の内側面に窒化アルミニウムなどの絶縁板 71 を介して接着されている。 SiCホトダイオード 52のアノード電極 72は、金のリード線 7 3により金属のアノード端子 74に接続されている。力ソード電極 75は金のリード線 76 により力ソード端子 77に接続されている。
[0047] アノード端子 74と力ソード端子 77はそれぞれの外部配線に接続される。アノード端 子 74及び力ソード端子 77はキャップ 70の貫通孔に高融点絶縁ガラス 78、 79を介し て固着されている。 GaN— npnバイポーラトランジスタ 51、 SiCホトダイオード 52、リ ード線 61、 63、 64、 73、 76及びベース端子 62の端部及びェミッタ端子 65の端部を 被覆体 81で覆っている。被覆体 81は有機珪素ポリマー Aとしてポリェチルシルセス キォキサンを含有し、有機珪素ポリマー Bとしてポリジメチルシロキサンを含有する合 成高分子化合物である。
[0048] 本第 3実施例の光結合ワイドギャップパワー半導体装置の製作方法の一例を以下 に説明する。あらかじめ製作した GaN— npnバイポーラトランジスタ 51を金シリコンの 高融点半田を用いて支持体 67の所定位置に半田付けする。リードボンデング装置を 用いて直径 80ミクロンメートルの 2本の金のリード線 63、 64でェミッタ電極 59とェミツ タ端子 65を接続する。ベース電極 58とベース端子 62とを金のリード線 61で接続す る。硬化後被覆体 81となる硬化前の合成高分子化合物の素材を GaN - npnバイポ ーラトランジスタ素子 51を包み込むように厚く塗布する。
[0049] あらカ^め製作した SiCホトダイオード 52を金シリコンの高融点半田を用いて、金属 キャップ 70の内側面に窒化アルミニウム絶縁板 71を介して半田付けする。次にリード ボンデング装置を用いて直径 80ミクロンメートノレの金のリード線 73でアノード電極 72 とアノード端子 74を接続する。また力ソード電極 75を金のリード線 76で力ソード端子 77に接続する。次に硬化前の合成高分子化合物の素材を、 SiCホトダイオード 52、 リード線 73、 76の SiCホトダイオード 52との接続部近傍を包み込むように厚く塗布す る。最後に金属キャップ 70と支持体 67を、 SiCホトダイオード 52の受光部 80が GaN -npnバイポーラトランジスタ 51の発光窓 60に対向し、且つ両者を包み込んでいる各 々の合成高分子化合物の素材が接するように組合わせて、窒素雰囲気中で溶接す る。これにより、各々の合成高分子化合物の素材は連結されて一体化し、図 4に示す 被覆体 81の形状になる。その後所定の温度に加熱して合成高分子化合物をある程 度の柔軟性を有する状態に硬化させて完成する。
[0050] 第 3実施例の光結合ワイドギャップパワー半導体装置の動作の一例を次に示す。ま ず、 GaN—ηρηバイポーラトランジスタ 51のコレクタ端子 68の電位をェミッタ端子 65よ りも高電位にして順方向バイアス状態にする。そしてベース端子 62の電位をェミッタ 端子 65と同電位にすると、電流が流れないオフ状態が維持される。耐電圧は 3kVで 高耐電圧を実現できた。 SiCホトダイオード 52はアノード端子 74の電位を力ソード端 子 77よりも低電位にして逆方向バイアス状態しておく。
[0051] オンオフ駆動は次のようにする。ベース端子 62の電位をェミッタ端子 65の電位より も高電位にし、ベース端子 62からェミッタ端子 65に向力うベース電流を流す。これに より、ェミッタ電極 59から電子が注入されて GaN-npnバイポーラトランジスタ 51がォ ン状態になり、波長が約 390— 570nmの間の光 50が生じる。この光 50は SiCホトダ ィオード 52で受光され、光量に対応した量の光電流がアノード端子 74と力ソード端 子 77間を流れる。
[0052] GaN_npnバイポーラトランジスタ 51のオン状態のときに、ベース端子 62の電位を ェミッタ端子 65と同電位か低電位にすると電子の注入が止まり、コレクタ電極 66とェ ミッタ電極 59間を流れる電流は遮断され、発光も停止する。 SiCホトダイオード 52は 、光がなくなるので光電流がなくなりオフ状態になる。
[0053] 本実施例の GaN— npnバイポーラトランジスタ 51の耐電圧は約 3. 5kVであり、 250 °Cの高温においてもこの耐電圧を維持できた。 3kVでのリーク電流密度は 2 X 10— 4 A/cm2以下と良好であった。また、 GaN—npnバイポーラトランジスタ 51と SiCホトダ ィオード 52間の絶縁耐圧は 5kV以上であり、 5kVでのリーク電流は 1 X 10— 5 A/cm 2以下であった。温度 250°Cで連続 1000時間の電圧印加試験をした後でも、リーク 電流の増加は測定誤差の範囲内の微少な値であった。 3kV以上の高耐電圧を有す るにもかかわらず 150A/ cm2の高電流密度の電流を流すことができた。また 200°C の高温雰囲気中で 500時間連続して通電した後でも合成高分子化合物の被覆体 8 1が変形したり、クラックや白濁が生じてはいなかった。
[0054] また、温度 80°C湿度 85%の高温高湿度雰囲気中で 200時間通電した後でも合成 高分子化合物の被覆体 81が変形したり、クラックや白濁が生じてはいなかった。温度 200°C、電流密度 150A/ cm2で通電時の順方向電圧は 5. 3Vであり試験前後の変 化は測定誤差範囲の小さな値であった。前記の試験後に 3kVの導電圧を印加したと きのリーク電流密度は 250°Cで 3 X 10— 4A/cm2以下であり試験前に比べてほとんど 変化がなかった。破断試験をしたところ、有機珪素ポリマー Aとしてポリェチルシノレセ スキォキサンを含有し、有機珪素ポリマー Bとしてポリジメチルシロキサンを含有する 合成高分子化合物の被覆体 81は、 GaN— npnバイポーラトランジスタ 51の側面に露 出した GaNにも強固に付着していることが確認できた。なおターンオン時間は 0. 09 マイクロ秒、ターンオフ時間は 0. 15マイクロ秒と高速であり、このスイッチング時間に も試験前後の変化はみられな力 た。
第 4実施例
[0055] 本発明の第 4実施例の高耐熱半導体装置は、モールド型の SiC_GT〇モジュール であり、 1つのパッケージ内に SiC_GTO素子と SiCダイオード素子が組込まれてい る。図 5はその主要部の断面図である。 SiC— GTO素子 20は第 2実施例に記載の耐 電圧 5kVの素子である。 SiCダイオード素子 13は耐圧が 5kVに設計されている点を 除けば第 1実施例に記載の素子と同様の構造を有する。
図 5において、ニッケルメツキを施した熱伝導性のよい銅基板 101の面上に所定の 距離を隔てて例えば窒化アルミニウム製の 2つの絶縁基板 116及び 118がそれぞれ 高温半田 115、 117により接着されている。
絶縁基板 116には、銅箔のパターンで内部配線 120、 121及び 122が形成されて レ、る。内部配線 121の上に SiC-GT〇素子 20の力ソード電極 32が高温半田により 接着されている。 SiC— GTO素子 20のアノード電極 29は電気接続部であるリード線 34により、内部配線 120に接続されている。また SiC_GT〇素子 20のゲート電極 31 は電気接続部であるリード線 36により内部配線 122に接続されている。
絶縁基板 118には、銅箔のパターンで内部配線 125及び 126が形成されている。 内部配線 126に SiCダイオード素子 13の力ソード電極 7が高温半田で接着されてい る。 SiCダイオード素子 13のアノード電極 6は電気接続部であるリード線 8により内部 配線 125に接続されている。
[0056] SiC_GT〇素子 20、リード線 34、 36及び内部配線 120、 122の大部分を覆うように 、第 1の合成高分子化合物の樹脂を塗布し被覆体 130を形成する。同様にして SiC ダイオード素子 13、リード線 8及び内部配線 125、 126の大部分を覆うように、合成 高分子化合物の樹脂を塗布し被覆体 131を形成する。合成高分子化合物の被覆体 130、 131は第 2実施例と同様のポリメチルシルセスキォキサンとポリメチルフエニル シロキサンを主成分として含有する合成高分子化合物である。被覆体 130、 131の 硬化後、銅基板 101を構成要素として含み、銅基板 101に取付けてパッケージ (容 器又は外囲器)を構成するためのエポキシ樹脂など硬質樹脂製の強固なフレーム 10 2を取付ける。フレーム 102の上部には、同じエポキシ樹脂製の強固なカバー 105を 取付けてパッケージを形成する。
[0057] 銅基板 101へのフレーム 102及びカバー 105の取付け方法は、ねじ等を用いて取 付けるカ 又は接着剤により接着する。フレーム 102及びカバー 105は例えば硬化 剤としてイミダゾールを用いたエポキシ樹脂であり、ガラス転移温度は約 325°Cである 。カバー 105には端子板 107が設けられている。端子板 107は、めねじを有するァノ ード端子 110、力ソード端子 111及びゲート端子 112と予備端子 113を備えている。
SiC_GTO素子 20のアノード電極 29につながる内部配線 120は、アルミニウム等の 接続線 141、及びカバー 105と端子板 107との間を通る図では見えなレ、導体を経て アノード端子 110に接続されている。 SiC_GTO素子 20の力ソード電極 32につなが る内部配線 121は、図示を省略した導体により力ソード端子 111に接続されてレ、る。
SiC_GTO素子 20のゲート電極 31がつながる内部配線 122はアルミニウム等の接 続線 142及び図では見えなレ、導体を経てゲート端子 112に接続されてレ、る。
[0058] SiCダイオード素子 13のアノード電極 6につながる内部配線 125は、アルミニウムの 接続線 143及び図では見えなレ、導体を経て力ソード端子 111に接続されてレ、る。 Si Cダイオード素子 13の力ソード電極 7につながる内部配線 126は、アルミニウム等の 接続線 144及び図では見えない導体を経てアノード端子 110に接続されている。 銅基板 101、フレーム 102及びカバー 105で形成されるパッケージ内の隙間には ゲル状の第 2の合成高分子化合物の充填材 165が充填されている。充填材 165は ポリフエ二ルシルセスキォキサンとポジジメチルシロキサンを主成分として含有する合 成高分子化合物である。充填材 165はモジュール 160に外部力 加わる機械的な衝 撃によって内部の素子が振動するのを防ぐ緩衝剤としての機能ももつ。このために、 充填材 165のポリジメチルシロキサンは合成高分子化合物の被覆体 130、 131のポ リメチルフエニルシロキサンよりも長い分子構造を有する高分子にしてより柔らかくし ている。
[0059] 上記の構成により、 SiC_GT〇素子 20と SiCダイオード素子 13がパッケージ内で 逆並列に接続され、外部に導出されたアノード端子 110、力ソード端子 111及びグー ト端子 112を備えるモジュール 160が得られる。
本実施例の SiC_GTOモジュール 160の耐電圧は約 5. 7kVであり、 Siの GTOの モジュールでは動作不能の 250°Cの高温でも前記の耐電圧を維持できた。 5kVでの リーク電流密度は 2 X 10— 4 A/cm2以下であり良好であった。また、 3kV以上の高耐 圧の Siダイオードでは通電困難な 200A/cm2の高電流密度の電流を、 250°Cの高 温空気雰囲気中で本実施例の SiC_GT〇モジュール 160に通電し 200時間稼動さ せたが、被覆体 130、 131、 165にクラックの発生や変形等の異常は生じなかった。 温度 250°Cで電流密度 200AZcm2での通電時の順方向電圧は 4. 3Vであり、 200 時間稼働前後の変化は測定誤差範囲でありほとんど変化しなかった。
[0060] また稼働後の 5kVでのリーク電流密度も温度 250°Cで 3 X 10— 4A/cm2以下であり 、ほとんど変化がなかった。また 200時間稼働後の 5kVでのリーク電流密度も温度 2 50°Cで 3 X 10_4A/cm2以下であり、前後でほとんど変化がなかった。これは有機珪 素ポリマー Aとしてポリジメチルシセスキォキサンを含有し有機珪素ポリマー Bとして ポリジフヱニルメチルシロキサンを含有する合成高分子化合物の被覆体 130、 131が 、 SiC— GTO素子やダイオード素子各々のパッシベーシヨン膜だけでなく露出した素 子側面にも強固に接着していることによる。 SiC— GTO素子 20のターンオン時間は 0 . 4マイクロ秒、ターンオフ時間は 0. 7マイクロ秒である。このターンオフ時間は耐電 圧 6kVのシリコン GTO素子の 1/20以下であるので動作は高速である。このターン オン'ターンオフ時間にも経時変化はみられなかった。
[0061] 以上、第 1から第 4の 4つの実施例を説明した力 本発明はさらに多くの適用範囲あ るいは派生構造をカバーするものである。本発明は例えばワイドギャップ半導体素子 の、 MOSFETや接合 FET、 SITや IGBT、 MOSサイリス等にも適用可能である。更 に高周波高出力 MESFETゃラテラル MOSFETおよび接合 FET、 HEMTのショッ トキ一ダイオード、 JBS (Junction Barrier controlled Schottky)ダイオードなど にも適用可能である。
前記各実施例では、 SiCや GaNを用いた素子ゃ受光素子の場合のみを述べたが 、本発明は他のワイドギャップ半導体材料を用いた素子にも適用できる。特に、ダイ ャモンド、ガリュームリンワイドギャップ半導体材料を用いた素子にも有効に適用でき る。
また各々の半導体領域の極性の n型を p型に、 p型を n型に逆転させた構成の半導 体装置にも当然ながら適用できる。
[0062] 有機珪素ポリマー Aは、前記のポリフエ二ルシルセスキォキサン、ポリメチルシルセ スキォキサン及びポリェチルシルセスキォキサン以外に、ポリプロビルシルセスキォ キサンでもよくこれらポリキォキサンの 2種類以上が含有されたものでもよい。更に、 有機珪素ポリマー Bは前記のポリジメチルシロキサンやポリジフヱニルシロキサンだけ でなぐポリジェチルシロキサン、ポリフヱニルメチルシロキサンでもよぐこれらポリシ ロキサンの 2種類以上が含有されたものでもよレ、。
第 1及び第 2実施例では金属キャップ 43、 70を用いた T〇型の半導体装置につい て説明したが、本発明は金属キャップでない高耐熱樹脂キャップの半導体装置にも 適用できる。また半導体装置の構成は Τ〇型以外の、スタッド型や平型、高耐熱樹脂 を用いた SIP型、 Siのパワーモジュールで一般的なモールド型の構成でもよレ、。第 3 実施例では光結合半導体装置を例示したが、発光半導体素子のみを有する半導体 装置、又は受光半導体素子のみを有する半導体装置にも同様に適用することができ る。
[0063] 第 4実施例のモールド型のモジュールの合成高分子化合物外囲器は、耐熱性の高 レ、他のエポキシ樹脂、例えば硬化剤としてフエノールノボラックを用いたエポキシ樹 脂やケプラー樹脂 (商標)などでもよレ、。また合成高分子化合物充填材に含有される 有機珪素ポリマー Bのポリジメチルシロキサンはポリジフヱエルシロキサンやポリジェ チルシロキサン、ポリフエニルメチルシロキサンでもよぐこれらポリシロキサンの 2種類 以上が含有されたものでもよい。更に合成高分子化合物充填材は有機珪素ポリマー Aを含有せず有機珪素ポリマー Bのみを含有するものでもよい。
産業上の利用の可能性
[0064] 本発明は、高耐電圧かつ高耐熱のワイドギャップ半導体装置に利用可能である。

Claims

請求の範囲
[1] 半導体素子、及び半導体素子を外部の機器に電気的に接続するための電気接続 手段の少なくとも一部分を被覆する合成高分子化合物を有する半導体装置におい て、
前記合成高分子化合物が、シロキサン (Si_〇_Si結合体)による橋かけ構造を有 する少なくとも 1種の第 1の有機珪素ポリマーと、シロキサンによる線状連結構造を有 する少なくとも 1種の第 2の有機珪素ポリマーとを、シロキサン結合により連結させた 第 3の有機珪素ポリマーの複数のものを、付加反応により生成される共有結合で連 結し、三次元の立体構造に形成した化合物を含有することを特徴とする半導体装置
[2] 前記合成高分子化合物は、シロキサンによる橋かけ構造を有する第 1の有機珪素 ポリマーと、シロキサンによる線状連結構造を有する第 2の有機珪素ポリマーとを交 互にシロキサン結合により線状に連結させて第 3の有機珪素ポリマーを構成し、前記 第 3の有機珪素ポリマーの複数のものを、付加反応により生成される共有結合で連 結して三次元の立体構造に形成した化合物を含有することを特徴とする請求項 1記 載の半導体装置。
[3] 前記半導体素子がワイドギャップ半導体を用いた SiC半導体素子および GaN半導 体素子のいづれか一方であり、
前記第 1の有機珪素ポリマーが、ポリフエ二ルシルセスキォキサン、ポリメチルシル セスキォキサン、ポリェチルシルセスキォキサン及びポリプロビルシルセスキォキサン の群から選択した少なくとも 1つであり、
前記第 2の有機珪素ポリマーが、ポリジメチルシロキサン、ポリジェチルシロキサン、 ポリジフヱニルシロキサン及びポリメチルフエニルシロキサンの群力、ら選択した少なく とも 1つであることを特徴とする請求項 1記載の半導体装置。
[4] 前記半導体素子がワイドギャップ半導体受光素子とワイドギャップ半導体発光素子 のいづれか一方または両方を組み合わせたものであり、
前記第 1の有機珪素ポリマーが、ポリフエ二ルシルセスキォキサン、ポリメチルシル セスキォキサン、ポリェチルシルセスキォキサン及びポリプロビルシルセスキォキサン の群から選択した少なくとも 1つであり、
前記第 2の有機珪素ポリマーが、ポリジメチルシロキサン、ポリジェチルシロキサン、 ポリジフエニルシロキサン及びポリメチルフエエルシロキサンの群力ら選択した少なく とも 1つであることを特徴とする請求項 1記載の半導体装置。
[5] 熱伝導性の良い基板上に取付けられた少なくとも 1つの半導体素子、
前記半導体素子を外部の機器に電気的に接続するための電気接続部、 前記半導体素子と前記電気接続部の少なくとも一部を被覆する、シロキサン (Si- O— Si結合体)による橋かけ構造を有する少なくとも 1種の第 1の有機珪素ポリマーと 、シロキサンによる線状連結構造を有する少なくとも 1種の第 2の有機珪素ポリマーと を、シロキサン結合により連結させた第 3の有機珪素ポリマーの複数のものを、付カロ 反応により生成される共有結合で連結し、三次元の立体構造に形成した化合物を含 有する第 1の合成高分子化合物、
前記合成高分子化合物で被覆した半導体素子及び電気接続部を収納するように 前記基板に設けられた硬質樹脂製の容器、
前記容器内の隙間に充填された、ポリフエ二ルシルセスキォキサンとポリジメチルシ ロキサンを主成分として含有する第 2の合成高分子化合物、及び
前記電気接続部につながり、前記容器の外へ導出された外部接続端子 を有する半導体装置。
[6] 前記第 1の合成高分子化合物は、シロキサンによる橋かけ構造を有する第 1の有機 珪素ポリマーと、シロキサンによる線状連結構造を有する第 2の有機珪素ポリマーと を交互にシロキサン結合により線状に連結させて第 3の有機珪素ポリマーを構成し、 前記第 3の有機珪素ポリマーの複数のものを、付加反応により生成される共有結合 で連結して三次元の立体構造に形成した化合物を含有することを特徴とする請求項 5記載の半導体装置。
[7] 前記半導体素子がワイドギャップ半導体を用いた SiC半導体素子および GaN半導 体素子のいづれか一方であり、
前記第 1の有機珪素ポリマーが、ポリフエ二ルシルセスキォキサン、ポリメチルシル セスキォキサン、ポリェチルシルセスキォキサン及びポリプロビルシルセスキォキサン の群から選択した少なくとも 1つであり、
前記第 2の有機珪素ポリマーが、ポリジメチルシロキサン、ポリジェチルシロキサン、 ポリジフエニルシロキサン及びポリメチルフエエルシロキサンの群力ら選択した少なく とも 1つであることを特徴とする請求項 5記載の半導体装置。
[8] 前記半導体素子が、 SiC— GTO素子と SiCダイオード素子であり、前記容器内で前 記電気接続部により逆並列に接続されていることを特徴とする請求項 5記載の半導
PCT/JP2004/010315 2003-07-30 2004-07-20 高耐熱半導体装置 WO2005013361A1 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
EP04770826A EP1653507A4 (en) 2003-07-30 2004-07-20 HEAT-RESISTANT SEMICONDUCTOR
JP2005512473A JP4317189B2 (ja) 2003-07-30 2004-07-20 高耐熱半導体装置
US10/562,071 US7488973B2 (en) 2003-07-30 2004-07-20 High-heat-resistant semiconductor device
US11/877,370 US7554114B2 (en) 2003-07-30 2007-10-23 High-heat-resistant semiconductor device
US12/171,480 US20090072356A1 (en) 2003-07-30 2008-07-11 High-Heat-Resistant Semiconductor Device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2003283057 2003-07-30
JP2003-283057 2003-07-30

Related Child Applications (3)

Application Number Title Priority Date Filing Date
US10/562,071 A-371-Of-International US7488973B2 (en) 2003-07-30 2004-07-20 High-heat-resistant semiconductor device
US11/877,370 Division US7554114B2 (en) 2003-07-30 2007-10-23 High-heat-resistant semiconductor device
US12/171,480 Continuation US20090072356A1 (en) 2003-07-30 2008-07-11 High-Heat-Resistant Semiconductor Device

Publications (1)

Publication Number Publication Date
WO2005013361A1 true WO2005013361A1 (ja) 2005-02-10

Family

ID=34113798

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2004/010315 WO2005013361A1 (ja) 2003-07-30 2004-07-20 高耐熱半導体装置

Country Status (5)

Country Link
US (3) US7488973B2 (ja)
EP (1) EP1653507A4 (ja)
JP (1) JP4317189B2 (ja)
CN (1) CN100413057C (ja)
WO (1) WO2005013361A1 (ja)

Cited By (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2006080338A1 (ja) * 2005-01-27 2006-08-03 The Kansai Electric Power Co., Inc. 高耐熱合成高分子化合物及び高耐電圧半導体装置
JP2007019327A (ja) * 2005-07-08 2007-01-25 Kansai Electric Power Co Inc:The 高耐熱フィルムコンデンサ
WO2007010988A1 (ja) * 2005-07-21 2007-01-25 The Kansai Electric Power Co., Inc. 高耐熱導線及び高耐熱電磁機器
JP2007220888A (ja) * 2006-02-16 2007-08-30 Central Res Inst Of Electric Power Ind 超格子構造による耐放射線性を有する炭化珪素半導体素子およびその運転方法
WO2007108281A1 (ja) * 2006-03-16 2007-09-27 Jsr Corporation 酸化物微粒子含有ポリシロキサン組成物およびその製造方法
JP2007270056A (ja) * 2006-03-31 2007-10-18 Jsr Corp 金属酸化物微粒子含有ポリシロキサン組成物およびその製造方法
JP2007270055A (ja) * 2006-03-31 2007-10-18 Jsr Corp 多官能ポリシロキサンおよび金属酸化物微粒子含有ポリシロキサン組成物、ならびにそれらの製造方法
JP2007277072A (ja) * 2006-03-16 2007-10-25 Jsr Corp 酸化物微粒子分散体およびその製造方法
JP2007277505A (ja) * 2006-03-16 2007-10-25 Jsr Corp 酸化物微粒子分散体およびその製造方法
JP2007277073A (ja) * 2006-03-16 2007-10-25 Jsr Corp 酸化物微粒子分散体およびその製造方法
JP2007291324A (ja) * 2006-03-31 2007-11-08 Jsr Corp 酸化物微粒子含有ポリシロキサン組成物およびその製造方法
JP2008060386A (ja) * 2006-08-31 2008-03-13 Daikin Ind Ltd 半導体装置
JP2008103558A (ja) * 2006-10-19 2008-05-01 Furukawa Electric Co Ltd:The 半導体パワーモジュール
US8093599B2 (en) * 2007-04-26 2012-01-10 Central Research Institute Of Electric Power Industry Silicon carbide Zener diode
JP2013171852A (ja) * 2012-02-17 2013-09-02 Fuji Electric Co Ltd パワー半導体モジュール
WO2014196285A1 (ja) * 2013-06-04 2014-12-11 富士電機株式会社 半導体装置
CN108717937A (zh) * 2018-05-08 2018-10-30 浙江美晶科技股份有限公司 模塑环氧封装高可靠性半导体器件

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7488973B2 (en) * 2003-07-30 2009-02-10 The Kansai Electric Power Co., Inc. High-heat-resistant semiconductor device
JP4339267B2 (ja) * 2005-01-27 2009-10-07 関西電力株式会社 高耐熱電力用静止機器
US9455356B2 (en) * 2006-02-28 2016-09-27 Cree, Inc. High power silicon carbide (SiC) PiN diodes having low forward voltage drops
CN100459199C (zh) * 2007-01-25 2009-02-04 宁波安迪光电科技有限公司 发光二极管的封装方法
CN100477307C (zh) * 2007-01-25 2009-04-08 宁波安迪光电科技有限公司 发光二极管
JP5431667B2 (ja) * 2007-10-01 2014-03-05 富士電機株式会社 窒化ガリウム半導体装置
US8747754B2 (en) * 2007-11-13 2014-06-10 Clean Air Group, Inc. Bipolar ionization tube
CN101960588A (zh) * 2008-03-14 2011-01-26 松下电器产业株式会社 半导体装置以及半导体装置的制造方法
WO2010131679A1 (ja) * 2009-05-14 2010-11-18 ローム株式会社 半導体装置
CN109166833B (zh) * 2010-01-15 2022-04-08 三菱电机株式会社 电力用半导体模块
JP5789967B2 (ja) * 2010-12-03 2015-10-07 富士通株式会社 半導体装置及びその製造方法、電源装置
CN102651391A (zh) * 2011-02-25 2012-08-29 宜兴市环洲微电子有限公司 一种高结温半导体可控硅
US9673283B2 (en) 2011-05-06 2017-06-06 Cree, Inc. Power module for supporting high current densities
US9640617B2 (en) 2011-09-11 2017-05-02 Cree, Inc. High performance power module
US9373617B2 (en) 2011-09-11 2016-06-21 Cree, Inc. High current, low switching loss SiC power module
TW201434133A (zh) * 2013-02-23 2014-09-01 Luxnet Corp 光收發元件封裝結構
CN108475665B (zh) * 2015-11-05 2022-05-27 日立能源瑞士股份公司 功率半导体器件
CN110034076B (zh) * 2018-01-12 2021-07-27 中兴光电子技术有限公司 光电子器件及其封装结构

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57131250A (en) * 1981-02-09 1982-08-14 Fujitsu Ltd Silicone resin composition
JPH05152361A (ja) * 1991-11-27 1993-06-18 Sanyo Electric Co Ltd ヒートシンク及びそのヒートシンクを用いた混成集積回路
JP2002324920A (ja) * 2001-02-23 2002-11-08 Kanegafuchi Chem Ind Co Ltd 発光ダイオード及びその製造方法

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61159427A (ja) * 1984-12-29 1986-07-19 Toshiba Silicone Co Ltd 表面処理用ポリオルガノシロキサン組成物
US4865911A (en) * 1989-01-09 1989-09-12 Dow Corning Corporation Curable silicone coated gasket and composition
US5394005A (en) * 1992-05-05 1995-02-28 General Electric Company Silicon carbide photodiode with improved short wavelength response and very low leakage current
JP2001506283A (ja) * 1993-12-17 2001-05-15 ハイトコ カーボン コンポジッツ インコーポレイテッド 高温抵抗性を有するシリコーン複合体
US5668205A (en) * 1994-05-27 1997-09-16 Shin-Etsu Chemical Co., Ltd. Silicone rubber compositions for high-voltage electrical insulators
JP3395456B2 (ja) * 1994-05-27 2003-04-14 信越化学工業株式会社 高電圧電気絶縁体用シリコーンゴム組成物
JP3409507B2 (ja) * 1995-05-31 2003-05-26 信越化学工業株式会社 高電圧電気絶縁体用シリコーンゴム組成物
KR100298205B1 (ko) * 1998-05-21 2001-08-07 오길록 고집적삼색발광소자및그제조방법
JPH11349897A (ja) * 1998-06-10 1999-12-21 Ge Toshiba Silicone Kk コーティング材組成物
US6335548B1 (en) * 1999-03-15 2002-01-01 Gentex Corporation Semiconductor radiation emitter package
DE19918370B4 (de) * 1999-04-22 2006-06-08 Osram Opto Semiconductors Gmbh LED-Weißlichtquelle mit Linse
US6310146B1 (en) * 1999-07-01 2001-10-30 Dow Corning Corporation Silsesquioxane resin with high strength and fracture toughness and method for the preparation thereof
WO2001018286A1 (fr) * 1999-09-06 2001-03-15 Sixon Inc. Monocristal sic et son procede de tirage
US6652975B2 (en) 2001-03-02 2003-11-25 Lucent Technologies Inc. Adherent silicones
JP5225528B2 (ja) * 2001-05-30 2013-07-03 株式会社Adeka ケイ素含有重合体の製造方法
JP3850739B2 (ja) * 2002-02-21 2006-11-29 三菱電機株式会社 半導体装置
US7488973B2 (en) * 2003-07-30 2009-02-10 The Kansai Electric Power Co., Inc. High-heat-resistant semiconductor device

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57131250A (en) * 1981-02-09 1982-08-14 Fujitsu Ltd Silicone resin composition
JPH05152361A (ja) * 1991-11-27 1993-06-18 Sanyo Electric Co Ltd ヒートシンク及びそのヒートシンクを用いた混成集積回路
JP2002324920A (ja) * 2001-02-23 2002-11-08 Kanegafuchi Chem Ind Co Ltd 発光ダイオード及びその製造方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP1653507A4 *

Cited By (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2006080338A1 (ja) * 2005-01-27 2006-08-03 The Kansai Electric Power Co., Inc. 高耐熱合成高分子化合物及び高耐電圧半導体装置
JP2007019327A (ja) * 2005-07-08 2007-01-25 Kansai Electric Power Co Inc:The 高耐熱フィルムコンデンサ
JP4530927B2 (ja) * 2005-07-08 2010-08-25 関西電力株式会社 高耐熱フィルムコンデンサ
WO2007010988A1 (ja) * 2005-07-21 2007-01-25 The Kansai Electric Power Co., Inc. 高耐熱導線及び高耐熱電磁機器
JPWO2007010988A1 (ja) * 2005-07-21 2009-01-29 関西電力株式会社 高耐熱導線及び高耐熱電磁機器
JP2007220888A (ja) * 2006-02-16 2007-08-30 Central Res Inst Of Electric Power Ind 超格子構造による耐放射線性を有する炭化珪素半導体素子およびその運転方法
JP2007277073A (ja) * 2006-03-16 2007-10-25 Jsr Corp 酸化物微粒子分散体およびその製造方法
JP2007277072A (ja) * 2006-03-16 2007-10-25 Jsr Corp 酸化物微粒子分散体およびその製造方法
JP2007277505A (ja) * 2006-03-16 2007-10-25 Jsr Corp 酸化物微粒子分散体およびその製造方法
WO2007108281A1 (ja) * 2006-03-16 2007-09-27 Jsr Corporation 酸化物微粒子含有ポリシロキサン組成物およびその製造方法
JP2007291324A (ja) * 2006-03-31 2007-11-08 Jsr Corp 酸化物微粒子含有ポリシロキサン組成物およびその製造方法
JP2007270055A (ja) * 2006-03-31 2007-10-18 Jsr Corp 多官能ポリシロキサンおよび金属酸化物微粒子含有ポリシロキサン組成物、ならびにそれらの製造方法
JP2007270056A (ja) * 2006-03-31 2007-10-18 Jsr Corp 金属酸化物微粒子含有ポリシロキサン組成物およびその製造方法
WO2007119517A1 (ja) * 2006-03-31 2007-10-25 Jsr Corporation 金属酸化物微粒子含有ポリシロキサン組成物およびその製造方法
JP2008060386A (ja) * 2006-08-31 2008-03-13 Daikin Ind Ltd 半導体装置
JP2008103558A (ja) * 2006-10-19 2008-05-01 Furukawa Electric Co Ltd:The 半導体パワーモジュール
US8093599B2 (en) * 2007-04-26 2012-01-10 Central Research Institute Of Electric Power Industry Silicon carbide Zener diode
JP2013171852A (ja) * 2012-02-17 2013-09-02 Fuji Electric Co Ltd パワー半導体モジュール
WO2014196285A1 (ja) * 2013-06-04 2014-12-11 富士電機株式会社 半導体装置
JPWO2014196285A1 (ja) * 2013-06-04 2017-02-23 富士電機株式会社 半導体装置
US9773936B2 (en) 2013-06-04 2017-09-26 Fuji Electric Co., Ltd. Semiconductor device
CN108717937A (zh) * 2018-05-08 2018-10-30 浙江美晶科技股份有限公司 模塑环氧封装高可靠性半导体器件
CN108717937B (zh) * 2018-05-08 2020-05-22 浙江美晶科技股份有限公司 模塑环氧封装高可靠性半导体器件

Also Published As

Publication number Publication date
CN100413057C (zh) 2008-08-20
EP1653507A4 (en) 2007-09-12
US7488973B2 (en) 2009-02-10
EP1653507A1 (en) 2006-05-03
JP4317189B2 (ja) 2009-08-19
US7554114B2 (en) 2009-06-30
US20090072356A1 (en) 2009-03-19
US20070096081A1 (en) 2007-05-03
US20080087898A1 (en) 2008-04-17
JPWO2005013361A1 (ja) 2006-09-28
CN1830080A (zh) 2006-09-06

Similar Documents

Publication Publication Date Title
WO2005013361A1 (ja) 高耐熱半導体装置
JP2006206721A (ja) 高耐熱合成高分子化合物及びこれで被覆した高耐電圧半導体装置
KR100868120B1 (ko) 반도체 장치
US10134654B2 (en) Double-encapsulated power semiconductor module and method for producing the same
US20220051960A1 (en) Power Semiconductor Module Arrangement and Method for Producing the Same
JP2008016564A (ja) 樹脂封止型パワーモジュール
CA2339523A1 (en) Flat semiconductor device, method for manufacturing the same, and converter comprising the same
CN108475665B (zh) 功率半导体器件
JP2017224778A (ja) 半導体装置
JP2000058717A (ja) 平型半導体装置、及びこれを用いた変換器
JP2014146774A (ja) 半導体装置および半導体装置の製造方法
JP4374941B2 (ja) インバータ装置
US20230014380A1 (en) Semiconductor Power Module with Two Different Potting Materials and a Method for Fabricating the Same
CN116072615A (zh) 半导体装置及半导体装置的制造方法
EP3065164A1 (en) Power semiconductor arrangement and method of generating a power semiconductor arrangement
JP2022148684A (ja) 半導体装置
CN115612248A (zh) 半导体装置
WO2002019423A1 (en) Composite

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 200480022160.0

Country of ref document: CN

AK Designated states

Kind code of ref document: A1

Designated state(s): AE AG AL AM AT AU AZ BA BB BG BR BW BY BZ CA CH CN CO CR CU CZ DE DK DM DZ EC EE EG ES FI GB GD GE GH GM HR HU ID IL IN IS JP KE KG KP KR KZ LC LK LR LS LT LU LV MA MD MG MK MN MW MX MZ NA NI NO NZ OM PG PH PL PT RO RU SC SD SE SG SK SL SY TJ TM TN TR TT TZ UA UG US UZ VC VN YU ZA ZM ZW

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): BW GH GM KE LS MW MZ NA SD SL SZ TZ UG ZM ZW AM AZ BY KG KZ MD RU TJ TM AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IT LU MC NL PL PT RO SE SI SK TR BF BJ CF CG CI CM GA GN GQ GW ML MR NE SN TD TG

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 2005512473

Country of ref document: JP

WWE Wipo information: entry into national phase

Ref document number: 2007096081

Country of ref document: US

Ref document number: 10562071

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 2004770826

Country of ref document: EP

WWP Wipo information: published in national office

Ref document number: 2004770826

Country of ref document: EP

DPEN Request for preliminary examination filed prior to expiration of 19th month from priority date (pct application filed from 20040101)
WWP Wipo information: published in national office

Ref document number: 10562071

Country of ref document: US