DE102011117455A1 - Controlled supply circuit - Google Patents

Controlled supply circuit Download PDF

Info

Publication number
DE102011117455A1
DE102011117455A1 DE102011117455A DE102011117455A DE102011117455A1 DE 102011117455 A1 DE102011117455 A1 DE 102011117455A1 DE 102011117455 A DE102011117455 A DE 102011117455A DE 102011117455 A DE102011117455 A DE 102011117455A DE 102011117455 A1 DE102011117455 A1 DE 102011117455A1
Authority
DE
Germany
Prior art keywords
load
current
signal
voltage
switch
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
DE102011117455A
Other languages
German (de)
Inventor
Helmut Theiler
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ams AG
Original Assignee
Austriamicrosystems AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Austriamicrosystems AG filed Critical Austriamicrosystems AG
Priority to DE102011117455A priority Critical patent/DE102011117455A1/en
Priority to PCT/EP2012/070068 priority patent/WO2013064345A2/en
Publication of DE102011117455A1 publication Critical patent/DE102011117455A1/en
Ceased legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/10Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M3/145Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M3/155Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M3/156Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators
    • H02M3/158Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B45/00Circuit arrangements for operating light-emitting diodes [LED]
    • H05B45/30Driver circuits
    • H05B45/37Converter circuits
    • H05B45/3725Switched mode power supply [SMPS]
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B45/00Circuit arrangements for operating light-emitting diodes [LED]
    • H05B45/40Details of LED load circuits
    • H05B45/44Details of LED load circuits with an active control inside an LED matrix
    • H05B45/46Details of LED load circuits with an active control inside an LED matrix having LEDs disposed in parallel lines
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B45/00Circuit arrangements for operating light-emitting diodes [LED]
    • H05B45/30Driver circuits
    • H05B45/37Converter circuits
    • H05B45/3725Switched mode power supply [SMPS]
    • H05B45/375Switched mode power supply [SMPS] using buck topology
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B45/00Circuit arrangements for operating light-emitting diodes [LED]
    • H05B45/30Driver circuits
    • H05B45/37Converter circuits
    • H05B45/3725Switched mode power supply [SMPS]
    • H05B45/38Switched mode power supply [SMPS] using boost topology
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B20/00Energy efficient lighting technologies, e.g. halogen lamps or gas discharge lamps
    • Y02B20/30Semiconductor lamps, e.g. solid state lamps [SSL] light emitting diodes [LED] or organic LED [OLED]

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Dc-Dc Converters (AREA)
  • Control Of Electrical Variables (AREA)
  • Control Of Voltage And Current In General (AREA)

Abstract

Eine Versorgungsschaltung zur Versorgung von wenigstens zwei damit verbundenen Lasten umfasst eine getaktet betreibbare Stromquelle mit einem Steuereingang zur Stromeinstellung. Wenigstens zwei Laststränge sind parallel zwischen einen mit der Stromquelle gekoppelten Versorgungsanschluss und einen Referenzanschluss geschaltet. Jeder Laststrang weist dabei eine Last sowie einen parallel zu der Last geschalteten Ladungsspeicher auf. Ein Schalter dient zum selektiven Schalten des Strompfades des Laststranges. Weiterhin umfasst die gesteuerte Versorgungsschaltung einen Sensor zum Erfassen eines durch den geschalteten Laststrang fließenden Stroms sowie eine Steuerschaltung, die mit dem Schalter und dem Sensor eines jeden Laststranges gekoppelt ist.A supply circuit for supplying at least two loads connected thereto comprises a clocked current source with a control input for current adjustment. At least two load strings are connected in parallel between a supply terminal coupled to the power source and a reference terminal. Each load string has a load and a charge store connected in parallel with the load. A switch is used to selectively switch the current path of the load string. Furthermore, the controlled supply circuit includes a sensor for detecting a current flowing through the switched load string and a control circuit coupled to the switch and the sensor of each load string.

Description

Die Erfindung betrifft eine gesteuerte Versorgungsschaltung zur Versorgung von wenigstens zwei damit verbundenen Lasten.The invention relates to a controlled supply circuit for supplying at least two loads connected thereto.

DC/DC-Wandler werden häufig als Schaltregler unter Verwendung von Spulen zur Bereitstellung einer vorgegebenen Spannung verwendet. Sie bilden damit Strom- oder Spannungsquellen und dienen zur Versorgung angeschlossener Lasten.DC / DC converters are often used as switching regulators using coils to provide a given voltage. They thus form current or voltage sources and serve to supply connected loads.

1A zeigt ein derartiges Beispiel, bei dem ein DC/DC-Wandler zur Versorgung mehrerer Laststränge oder Lastketten verwendet wird. Die einzelnen Laststränge sind parallel zueinander an den DC/DC-Wandler angeschlossen und werden von ihm mit der Spannung VLED versorgt. Dazu empfängt der Wandler von jeder der Lastketten ein Steuersignal VS zur Einstellung der Ausgangsspannung VLED, wobei das Steuersignal im Wesentlichen von einer über die jeweilige Last abfallende Spannung abgeleitet ist. 1A shows such an example in which a DC / DC converter is used to supply multiple load strings or load chains. The individual load strings are connected in parallel to each other to the DC / DC converter and are supplied by him with the voltage VLED. For this purpose, the converter of each of the load chains receives a control signal VS for adjusting the output voltage VLED, wherein the control signal is derived substantially from a voltage drop across the respective load.

Die dargestellte Anordnung ist ausreichend, sofern die angeschlossenen Lasten im Betrieb ungefähr den gleichen Spannungsabfall aufweisen. über die angeschlossenen gesteuerten Stromquellen fällt dann nur eine geringe Differenzspannung ab, die sich letztlich aus der vom eingeregelten DC/DC-Wandler zur Verfügung gestellten Spannung VLED und dem Spannungsabfall über die angeschlossene Last ergibt. Es gilt VS = VLED – Vd, wobei Vd der Spannungsabfall über die Last und VS der jeweilige Spannungsabfall über die gesteuerte Stromquelle ist.The arrangement shown is sufficient if the connected loads have approximately the same voltage drop during operation. via the connected controlled current sources then drops only a small differential voltage, which ultimately results from the voltage provided by the regulated DC / DC converter voltage VLED and the voltage drop across the connected load. VS = VLED - Vd where Vd is the voltage drop across the load and VS is the respective voltage drop across the controlled current source.

Bei modernen Bildschirmen wird eine rückwärtige Beleuchtung mittels LED-Strängen erzeugt. Auch für diese Anwendung werden DC/DC-Wandler zur Bereitstellung der notwendigen Versorgungsspannung und des notwendigen Versorgungsstroms eingesetzt. Für den Fall, bei dem keine lokal unterschiedliche Ausleuchtung oder nur großflächige Sektoren mit unterschiedlicher Ausleuchtung benötigt werden, werden lediglich einige wenige Segmente zur Hintergrundbeleuchtung verwendet. Jedes dieser Segmente umfasst eine Vielzahl in Reihe geschalteter Leuchtdioden, die die LED-Stränge bilden. Jeder Strang kann dabei bis zu 150 in Reihe geschaltete Leuchtdioden umfassen, sodass über jeden Strang Spannungen von 100 bis 500 V abfallen.On modern screens, rear lighting is produced by means of LED strings. Also for this application DC / DC converters are used to provide the necessary supply voltage and the necessary supply current. In the case where no locally different illumination or only large area sectors with different illumination are needed, only a few segments are used for backlighting. Each of these segments includes a plurality of series connected LEDs that form the LED strings. Each string can contain up to 150 light emitting diodes connected in series, so that voltages of 100 to 500 V drop across each string.

Durch Prozessschwankungen oder eine unterschiedliche Anzahl LED's können Spannungsunterschiede in den einzelnen Ketten mehrere 10 V betragen. Bei der Implementierung gemäß 1A stellen sich so über einzelne gesteuerte Stromquellen inakzeptable hohe Verlustleistungen ein.Due to process fluctuations or a different number of LED's voltage differences in the individual chains can be several 10 V. In the implementation according to 1A In this way, unacceptably high power losses occur via individual controlled current sources.

Aus diesem Grund verwendet man für derartige lange LED-Ketten dedizierte Spannungswandler zur Ansteuerung. 1B zeigt eine vereinfachte Ausführungsform, bei der für jeden einzelnen LED-Strang ein dedizierter DC/DC-Spannungswandler vorgesehen ist. Dieser umfasst eine Spule, einen Schalttransistor sowie eine Steuerschaltung. Durch ein Regelsignal Vsense steuert die Regelschaltung die Einschaltzeitdauer des Schalttransistor entsprechend, sodass im Betrieb ein vorgegebener Strom für jeden LED-Strang einzeln eingestellt wird.For this reason, dedicated voltage transformers for controlling such long LED strings are used. 1B shows a simplified embodiment in which a dedicated DC / DC voltage converter is provided for each individual LED string. This comprises a coil, a switching transistor and a control circuit. By a control signal Vsense, the control circuit controls the on-time of the switching transistor accordingly, so that during operation, a predetermined current for each LED string is set individually.

Jedoch ist diese Lösung gegenüber 1A deutlich aufwändiger, da für jeden einzelnen Laststrang ein dedizierter DCDC Wandler vorgesehen ist, die wegen der zu verwendenden Spulen und Schalttransistoren nicht nur einen erhöhten Platzbedarf besitzt, sondern auch zu einem gesteigerten Fertigungsaufwand und damit zu zusätzlichen Kosten führt.However, this solution is opposite 1A significantly more complex, since a dedicated DCDC converter is provided for each load line, which not only has an increased space requirement because of the coils and switching transistors to be used, but also leads to increased manufacturing costs and thus to additional costs.

Es besteht somit das Bedürfnis, eine gesteuerte Versorgungsschaltung anzugeben, bei der auch Laststränge mit unterschiedlichen Spannungsabfällen ohne große Verlustleistung betrieben werden können.There is thus the need to provide a controlled supply circuit, in which load strings can be operated with different voltage drops without high power dissipation.

Diese Aufgabe wird mit dem Gegenstand des unabhängigen Patentanspruchs gelöst. Weiterbildungen und Ausgestaltungen sind Gegenstand der Unteransprüche.This object is achieved with the subject of the independent claim. Further developments and refinements are the subject of the dependent claims.

Nach dem erfindungsgemäßen Prinzip wird vorgeschlagen, mehrere parallel angeordnete Laststränge zwar gleichzeitig zu aktivieren, und anschließend zeitlich unterschiedlich, nach Vorgabe der Regelung zu deaktivieren. Sie werden folglich zeitlich versetzt wieder deaktiviert. Damit lässt sich für jede Last ein definierter Strom bei sich dabei ergebenden Versorgungsspannungen einstellen, so dass die Verluste minimiert werden.According to the principle of the invention, it is proposed to activate a plurality of load strands arranged in parallel at the same time, and then to deactivate them differently in time according to the specification of the control. As a result, they are deactivated again at different times. This makes it possible to set a defined current for each load while resulting supply voltages, so that the losses are minimized.

Eine gesteuerte Versorgungsschaltung zur Versorgung wenigstens zweier damit verbundener Lasten kann demzufolge eine getaktet betreibbare Stromquelle mit einem Steuereingang zur Stromeinstellung umfassen. Parallel zwischen einem mit der Stromquelle gekoppelten Versorgungsanschluss und einem Referenzanschluss sind wenigstens zwei Laststränge geschaltet. Jeder dieser Laststränge weist dabei eine Last sowie einen parallel zu der Last geschalteten Ladungsspeicher auf. Zum selektiven Schalten des Strompfades des Laststranges ist ein Schalter vorgesehen. Die gesteuerte Versorgungsschaltung weist weiterhin einen Sensor zum Erfassen eines durch den Laststrang fließenden Stroms auf, wenn dieser durch den Schalter geschaltet ist. Eine Steuerschaltung, die mit dem Schalter eines jeden Laststranges, dem Sensor und der Stromquelle gekoppelt ist, ist ausgebildet, jeden Laststrang nach einer gemeinsamen Aktivierung selektiv in Abhängigkeit des durch die Last geflossenen Stromes nach geeigneter Zeit abzuschalten. Es wird dadurch erreicht, dass die in der Stromquelle gespeicherte Energie in Form von Strompulsen auf die einzelnen Laststränge verteilt wird.A controlled supply circuit for supplying at least two loads connected thereto may accordingly comprise a clocked current source with a control input for current adjustment. At least two load strings are connected in parallel between a supply connection coupled to the current source and a reference connection. Each of these load strings has a load and a charge store connected in parallel with the load. For selective switching of the current path of the load string, a switch is provided. The controlled supply circuit further comprises a sensor for detecting a current flowing through the load line when it is switched by the switch. A control circuit coupled to the switch of each load string, the sensor, and the power source is configured to selectively redirect each load string upon joint activation in response to the current flowing through the load switch off at the appropriate time. It is achieved by distributing the energy stored in the current source in the form of current pulses to the individual load strings.

In einer Ausführung umfasst die Stromquelle einen Energiespeicher, beispielsweise eine Spule, der während des Betriebes einen Strom an die Laststränge abgibt. Die getaktet betriebene Stromquelle kann ausgeführt sein, den Energiespeicher während einer ersten Zeitdauer zu befüllen, und die darin gespeicherte Energie während einer zweiten Zeitdauer an die parallel angeordneten Laststränge abzugeben.In one embodiment, the power source includes an energy storage, such as a coil, which outputs a current to the load strings during operation. The clocked current source can be designed to fill the energy store during a first period of time, and to deliver the energy stored therein to the parallel load strings during a second time period.

In einer Ausführung wird in einer Spule der Stromquelle ein Strom aufgebaut und so magnetische Energie gespeichert, die anschließend an wenigstens einen der Laststränge in Form eines Stromes abgegeben wird.In one embodiment, a current is built up in a coil of the current source and thus stored magnetic energy, which is then delivered to at least one of the load strands in the form of a current.

Durch den parallel zur Last verwendeten Ladungsspeicher werden bei der zeitlich gepulsten Ansteuerung eines jeden Laststranges Strompulse gespeichert und der durch die Last fließende Strom geglättet. Damit ist eine ausreichende Spannungs- und Stromversorgung eines jeden Laststranges während seiner aktiven Phase, das heißt, während er mit Strom von der Stromquelle versorgt wird und während der passiven Phase, zu der der Strom aus dem Ladungsspeicher kommt, gewährleistet.The charge storage device used in parallel with the load stores current pulses during the pulsed activation of each load sequence and smoothes the current flowing through the load. Thus, there is sufficient voltage and power supply to each load string during its active phase, that is, while it is being supplied with power from the power source and during the passive phase when the power is coming from the charge storage.

Der Sensor erfasst den durch den Schalter geschalteten und durch den Laststrang fließenden Strom und übermittelt diesen an die Steuerschaltung. Die Steuerschaltung steuert die Einschaltdauer eines jeden Laststranges und regelt zudem die getaktet betreibbare Stromquelle auf die Erfordernisse aller Laststränge ein. Durch die gepulste Ansteuerung einschließlich der zeitlich selektiven Abschaltung eines jeden Laststranges können die Laststränge selbst unterschiedliche Spannungsabfälle aufweisen und dennoch über einen einzelnen DC/DC-Wandler oder eine andere geeignete Stromquelle betrieben werden.The sensor detects the current switched by the switch and flowing through the load line and transmits it to the control circuit. The control circuit controls the duty cycle of each load string and also regulates the clocked operable current source to the requirements of all load strings. Due to the pulsed control including the time-selective shutdown of each load string, the load strings may themselves have different voltage drops and yet be operated via a single DC / DC converter or other suitable power source.

Die parallel zu der jeweiligen Last geschalteten Ladungsspeicher dienen der Pufferung, der in Form von Strompulsen zugeführten Energie und erlauben es, unterschiedliche Lasten gleichzeitig mit einer Stromquelle zu koppeln.The charge storage devices connected in parallel with the respective load serve for buffering the energy supplied in the form of current pulses and allow different loads to be coupled simultaneously to a current source.

In einer Ausgestaltung weist jeder der wenigstens zwei Laststränge einen Sensor zum Erfassen eines durch den jeweiligen Strang fließenden Stroms auf.In one embodiment, each of the at least two load strings has a sensor for detecting a current flowing through the respective strand.

In einer Ausführungsform der Erfindung weist jeder Laststrang eine Diode auf, vorzugsweise eine Schottky-Diode, die in Serie mit dem Schalter und der Parallelschaltung von Ladungsspeicher und Last angeschlossen ist. Dadurch wird verhindert, dass sich negative Spannungen bzw. Potenziale am Schalter während eines Betriebs einstellen, die durch einen unterschiedlichen Spannungsabfall der einzelnen parallel geschalteten Lasten bewirkt werden. In einer weiteren Ausführungsform umfasst die Versorgungsschaltung eine Diode, die kathodenseitig an die wenigstens zwei Laststränge und anodenseitig an den Versorgungsanschluss angeschlossen ist. Diese optional vorhandene Diode – verhindert, dass der allen Lasten gemeinsame Schaltungsknoten die Spannungssprünge relativ zum Referenzpotential mitmacht, die in der getaktet betreibbaren Stromquelle an ihrem Ausgang während des Betriebes auftreten. Ein ebenfalls optional vorhandener Ladungsspeicher, der parallel zu den wenigstens zwei Laststrängen zum Referenzpotential geschaltet ist, reduziert Spannungssprünge auf der Versorgungsleitung während der Schaltphasenübergänge.In one embodiment of the invention, each load string comprises a diode, preferably a Schottky diode, connected in series with the switch and the parallel circuit of charge storage and load. This prevents negative voltages or potentials from being set on the switch during operation caused by a different voltage drop of the individual loads connected in parallel. In a further embodiment, the supply circuit comprises a diode, which is connected on the cathode side to the at least two load strings and on the anode side to the supply terminal. This optional diode - prevents the common node common to all loads from undergoing the voltage jumps relative to the reference potential that occur in the clocked current source at its output during operation. An optionally also available charge storage, which is connected in parallel to the at least two load strings to the reference potential, reduces voltage jumps on the supply line during the switching phase transitions.

In einer Ausführungsform umfasst der Sensor einen Strom-Spannungswandler, wobei dieser zwischen dem Schalter des jeweiligen Laststranges und einem Referenzpotenzial angeordnet sein kann. Der Ausgang dieses Strom-Spannungswandlers stellt ein Signal an einen Spannungsintegrator dar. Das Referenzsignal stellt das zweite Signal an diesem Spannungsintegrator dar. Diese beiden Signale unterschiedlicher Polarität werden fortwährend aufintegriert und bilden am Integratorausgang ein Bewertungssignal für die Steuerschaltung.In one embodiment, the sensor comprises a current-voltage converter, wherein this may be arranged between the switch of the respective load string and a reference potential. The output of this current-voltage converter represents a signal to a voltage integrator. The reference signal represents the second signal at this voltage integrator. These two signals of different polarity are continuously integrated and form an evaluation signal for the control circuit at the integrator output.

Der Spannungsintegrator kann hierbei ein Operationsverstärker sowie einen zwischen einen Eingang und einen Ausgang des Operationsverstärkers geschalteten Ladungsspeicher umfassen. Der Spannungsintegrator kann zudem zu einer Bewertungssignalbildung aus dem Referenzsignal und einem Signal des Strom-Spannungswandlers ausgeführt sein. Mittels des Bewertungssignals lässt sich der Abschaltzeitpunkt einstellen. Darüber hinaus kann dadurch festgelegt werden, ob die Stromquelle im nächsten Zyklus für das Bedienen aller Lasten einen höheren oder niedrigeren Strom einstellen soll. Die erfindungsgemäße Anordnung bildet damit eine Regelschleife mit mehreren Laststrängen, die gepulst angesteuert werden.In this case, the voltage integrator may comprise an operational amplifier and a charge store connected between an input and an output of the operational amplifier. The voltage integrator can also be designed for evaluation signal formation from the reference signal and a signal of the current-voltage converter. By means of the evaluation signal, the switch-off time can be set. In addition, it can be determined whether the current source should set a higher or lower current for the operation of all loads in the next cycle. The arrangement according to the invention thus forms a control loop with a plurality of load strings, which are driven pulsed.

Mit Hilfe des Referenzsignals ist es zudem möglich, bewusst einen vorbestimmten Strom für den jeweiligen Laststrang einzustellen. Damit werden beispielsweise Leuchtstärkeeinstellungen durch eine veränderte Stromversorgung bei Leuchtdioden möglich.With the help of the reference signal, it is also possible to deliberately set a predetermined current for the respective load line. Thus, for example, luminous intensity settings are made possible by a changed power supply for light-emitting diodes.

In einer Ausführung ist die Steuerschaltung ausgebildet, Selektivlaststränge während bestimmter Ansteuerzyklen auszulassen bzw. anzusteuern. Damit lässt sich eine Pulsweiten modulierte Energiezuführung zu den einzelnen Laststrängen steuern.In one embodiment, the control circuit is designed to omit or control selective load lines during certain drive cycles. This makes it possible to control a pulse width modulated energy supply to the individual load strings.

Im Folgenden wird die Erfindung anhand mehrerer Ausführungsbeispiele unter Bezugnahme auf die Zeichnung im Detail erläutert. Hierbei sind die Ausführungsbeispiele nicht auf ihre konkrete Darstellung beschränkt. Einzelne Elemente der Ausführungsformen lassen sich kombinieren, ohne dass dies dem Grundprinzip der vorliegenden Erfindung zuwiderläuft. Wirkungs- bzw. funktionsgleiche Bauelemente tragen darüber hinaus die gleichen Bezugszeichen. So zeigen: In the following the invention with reference to several embodiments with reference to the drawings will be explained in detail. Here, the embodiments are not limited to their specific presentation. Individual elements of the embodiments may be combined without departing from the basic principle of the present invention. Function or functionally identical components also carry the same reference numerals. To show:

1A eine bekannte Ausführungsform einer Versorgungsschaltung, 1A a known embodiment of a supply circuit,

1B eine weitere bekannte Ausführungsform einer Versorgungsschaltung, 1B another known embodiment of a supply circuit,

2 ein erstes Ausführungsbeispiel der Erfindung, 2 a first embodiment of the invention,

3 ein Signal-Zeit-Diagramm zur Illustration verschiedener Signalverläufe in der Ausführungsform der 2, 3 a signal-time diagram for illustrating various waveforms in the embodiment of the 2 .

4 ein zweites Ausführungsbeispiel der Erfindung, 4 A second embodiment of the invention,

5 eine erste Ausführungsform, 5 a first embodiment,

6 eine zweite Ausführungsform, 6 a second embodiment,

7 eine dritte Ausführungsform, 7 a third embodiment,

8 ein Signal-Zeit-Diagramm zur Illustration verschiedener Signalverläufe in der Ausführungsform der 7, 8th a signal-time diagram for illustrating various waveforms in the embodiment of the 7 .

9 ein Signal-Zeit-Diagramm in einer zweiten Betriebsart der Ausführungsform der 7, 9 a signal-time diagram in a second mode of the embodiment of the 7 .

10 eine weitere Ausführungsform mit einer unterschiedlichen DC/DC-Stromquelle, 10 another embodiment with a different DC / DC power source,

11 eine fünfte Ausführungsform, 11 a fifth embodiment,

12 ein Signal-Zeit-Diagramm zur Illustration verschiedener Signale während eines Betriebs der Ausführungsform gemäß 11, 12 a signal-time diagram for illustrating various signals during operation of the embodiment according to 11 .

13 ein Signal-Zeit-Diagramm zur Darstellung einer selektiven Ansteuerung einzelner Stränge gemäß der Ausführungsform der 11, 13 a signal-time diagram for illustrating a selective control of individual strands according to the embodiment of the 11 .

14 eine sechste Ausführungsform, und 14 a sixth embodiment, and

15 eine siebte Ausführungsform. 15 a seventh embodiment.

2 zeigt eine erste Ausgestaltung der Erfindung. Die gesteuerte Versorgungsschaltung umfasst eine getaktet betriebene Stromquelle, die vorliegend eine DC/DC-Regelschaltung, einen Schalter S0 sowie eine Spule L aufweist. Die DC/DC-Regelschaltung steuert den Schalter S0 an, der zwischen einem Knoten VLX und dem Massepotential geschaltet ist. Die Spule L dient als Energiespeicher und ist zwischen einem Versorgungspotential VIN und dem Knoten VLX angeordnet. Der Knoten VLX bildet gleichzeitig einen Versorgungsanschluss für einen oder mehrere Laststränge. Im vorliegenden Beispiel sind vier Laststränge parallel mit dem Knoten VLX verbunden, wobei lediglich aus Übersichtsgründen drei Laststränge dargestellt sind. 2 shows a first embodiment of the invention. The controlled supply circuit comprises a clocked current source, which in the present case has a DC / DC control circuit, a switch S0 and a coil L. The DC / DC control circuit drives the switch S0, which is connected between a node VLX and the ground potential. The coil L serves as an energy store and is arranged between a supply potential VIN and the node VLX. The node VLX simultaneously forms a supply connection for one or more load strings. In the present example, four load strings are connected in parallel with the node VLX, with only three load strings being shown for reasons of clarity.

Jeder Laststrang umfasst eine Last sowie einen parallel dazu angeordneten Ladungsspeicher C1, C2 und C4. Im Betrieb fällt über die parallele Anordnung aus der jeweiligen Last, beispielsweise eine oder mehrere in Serie geschaltete LED-Bauelemente und den jeweiligen Kondensator eine Spannung ab, die mit V-Load-Block bezeichnet ist.Each load string comprises a load and a charge store C1, C2 and C4 arranged parallel thereto. During operation, a voltage drops across the parallel arrangement from the respective load, for example one or more series-connected LED components and the respective capacitor, which voltage is designated V-load block.

In Serie zu der Parallelschaltung aus den Lasten und den zugeordneten Ladungsspeichern ist jeweils eine Diode D1, D2 oder D4 und ein Schalter S1, S2 oder S4 angeschlossen. Diese Schalter werden von Steuersignalen VGS1, VGS2 und VGS3 angesteuert, die von Ausgängen Q1, Q2 und Q4 von Flip-Flop-Schaltungen erzeugt werden. Die RS Flip-Flops sind Teil einer Steuerschaltung.In series with the parallel connection of the loads and the associated charge stores, a diode D1, D2 or D4 and a switch S1, S2 or S4 are connected in each case. These switches are driven by control signals VGS1, VGS2 and VGS3, which are generated by outputs Q1, Q2 and Q4 of flip-flop circuits. The RS flip-flops are part of a control circuit.

Abhängig von dem jeweiligen Schaltzustand der Schalter S1, S2 und S4 fließt ein Strom durch die Last durch den Kondensator und die angeschlossene Diode über den Schalter und einen damit verbundenen Strommesswiderstand R1, R2 und R4 zur Masse. Mittels des Strommesswiderstandes R1, R2 und R4 kann der jeweilige Stromwert im geschalteten Zustand des Schalters als Spannungssignal Vsense1, Vsense2 und Vsense4 erfasst werden. Die Strommesswiderstände wirken somit als Strom-/Spannungswandler. Das gemessene Signal wird einem Spannungsintegrator zugeführt, der dieses mit einem Referenzwert Reference1, Reference2 und Reference4 aufintegriert und als Bewertungssignal VI1, VI2 und VI4 über einen Komparator der jeweiligen Flip-Flop-Schaltung der Steuerschaltung an ihren Rücksetzeingang R1, R2 oder R4 zuführt. Abhängig von dem Signal des Komparators wird die jeweilige Flip-Flop-Schaltung zurückgesetzt, wodurch der zugeordnete Schalter S1, S2 oder S4 abgeschaltet wird.Depending on the respective switching state of the switches S1, S2 and S4, a current flows through the load through the capacitor and the connected diode via the switch and an associated current measuring resistor R1, R2 and R4 to ground. By means of the current measuring resistor R1, R2 and R4, the respective current value in the switched state of the switch can be detected as a voltage signal Vsense1, Vsense2 and Vsense4. The current measuring resistors thus act as current / voltage transformers. The measured signal is fed to a voltage integrator, which integrates this with a reference value Reference1, Reference2 and Reference4 and supplies as evaluation signal VI1, VI2 and VI4 via a comparator of the respective flip-flop circuit of the control circuit to its reset input R1, R2 or R4. Depending on the signal of the comparator, the respective flip-flop circuit is reset, whereby the associated switch S1, S2 or S4 is turned off.

Gleichzeitig wird das am Datenausgang Q erzeugte Steuersignal einer jeden Flip-Flop-Schaltung einem logischen NOR-Gatter eingangsseitig zugeführt, welches daraufhin ein Steuersignal für die Pulsregelung erzeugt. Dazu ist der Ausgang des NOR-Gatters mit einer TON-Regelung zur Einstellung einer Pulslänge und einem logischen OR-Gatter verknüpft, dessen Ausgang wiederum an den Starteingang eines TON-Pulsgenerators für die DC/DC-Regelschaltung angeschlossen ist. Der TON-Pulsgenerator erzeugt ein rechteckiges Steuersignal. Dessen Dauer ist von der TON-Regelung abhängig. Eine als Sicherheitsfunktion integrierte Überstromerkennung kann, beispielsweise bei Überschreiten einer Grenze, die TON Periode abbrechen.At the same time, the control signal generated at the data output Q of each flip-flop circuit is supplied to the input side of a logic NOR gate, which then generates a control signal for the pulse control. For this purpose, the output of the NOR gate is linked to a TON control for setting a pulse length and a logical OR gate, whose output in turn to the start input a TON pulse generator for the DC / DC control circuit is connected. The TON pulse generator generates a rectangular control signal. Its duration depends on the TONE control. An overcurrent detection function integrated as a safety function can abort the TON period, for example if a limit is exceeded.

Ein zweiter Eingang des OR-Gatters ist mit einer Zeitschaltung Max TOFF verbunden, die letztlich die maximale Dauer einer Off-Phase einer Periode der DC/DC-Regelschaltung angibt. Damit wird verhindert, dass die TOff-Phase, in der der DC/DC-Transistor S0 abgeschaltet ist, zu groß wird. Eine TON-Regelung zur Regelung der TON-Phasendauer empfängt das Signal des NOR-Gatters und ein Referenzfrequenzsignal steuert den Pulsgenerator entsprechend an, um die DC/DC-Frequenz dem Referenzfrequenzsignal anzugleichen. Eine als Sicherheitsfunktion integrierte Überspannungserkennung kann, beispielsweise bei Überschreiten einer Grenze, die TON-Regelung zurücksetzen.A second input of the OR gate is connected to a timing circuit Max TOFF, which ultimately indicates the maximum duration of an off-phase of a period of the DC / DC control circuit. This prevents the TOff phase, in which the DC / DC transistor S0 is turned off, from becoming too large. A TON control for controlling the TON phase duration receives the signal of the NOR gate and a reference frequency signal controls the pulse generator accordingly to equalize the DC / DC frequency to the reference frequency signal. An overvoltage detection function integrated as a safety function can reset the TONE control, for example when a limit is exceeded.

Für einen Betrieb der erfindungsgemäßen Anordnung wird nun vorgeschlagen, die einzelnen Laststränge 1 bis 4 gemeinsam zu aktivieren und nachfolgend abhängig von dem jeweiligen Strom, der durch die einzelnen Laststränge fließt, diese selektiv zu deaktivieren.For operation of the arrangement according to the invention, it is now proposed to jointly activate the individual load strings 1 to 4 and subsequently to deactivate them selectively depending on the particular current flowing through the individual load strings.

Dazu wird die Spule L über die DC/DC-Regelschaltung und dem Pulsgenerator während einer ersten Phase, der TON-Phase der Periodendauer der DC/DC-Regelschaltung, angesteuert, in dem der Schalter S0 geschlossen wird. Der Knoten VLX wird dadurch auf Masse geführt und Energie wird in der Spule gespeichert. Der Spulenstrom I-SPULE steigt bis zu einem Wert an, bei dem die DC/DC-Regelschaltung den Schalter S0 öffnet. Die Zeitdauer der ersten Phasenperiode ist beispielsweise durch den Puls des TON-Pulsgenerators vorgegeben. Während der TON-Phase aber spätestens am Ende dieser Phase werden die Steuersignale an den Ausgängen der einzelnen Flip-Flops gesetzt und entsprechende Steuersignale VGS1 bis VGS4 für das Einschalten der Schalter S1, S2 und S4 abgegeben. Wenn der Schalter S0 am Ende der TON-Phase den Knoten VXL freigibt, erhöht sich die Spannung am Knoten VXL soweit, sodass der in der Spule L gespeicherte Strom über eine optionale Diode D0 in die einzelnen Laststränge LAST1, LAST2 und LAST4 fließen kann. Die Parallelschaltung aus den einzelnen Laststrängen führt dazu, dass der Laststrang mit dem geringsten Spannungsabfall V-Load-Block den meisten Strom erhält. Durch die anderen Laststränge fließt entsprechend weniger bis gar kein Strom.For this purpose, the coil L is controlled via the DC / DC control circuit and the pulse generator during a first phase, the TON phase of the period of the DC / DC control circuit, in which the switch S0 is closed. The node VLX is thereby grounded and energy is stored in the coil. The coil current I-SPULE rises to a value at which the DC / DC control circuit opens the switch S0. The duration of the first phase period is predetermined, for example, by the pulse of the TON pulse generator. During the TON phase but at the latest at the end of this phase, the control signals are set at the outputs of the individual flip-flops and corresponding control signals VGS1 to VGS4 for switching on the switches S1, S2 and S4 delivered. When the switch S0 releases the node VXL at the end of the TON phase, the voltage at the node VXL increases so much that the current stored in the coil L can flow via an optional diode D0 into the individual load strings LAST1, LAST2 and LAST4. The parallel connection of the individual load strings means that the load string with the lowest voltage drop V-Load-Block receives the most current. Due to the other load strings correspondingly less to no current flows.

Die fließenden Ströme werden von den Strommesswiderständen in Sensorsignale Vsense umgesetzt und den Spannungsintegratoren zugeführt.The flowing currents are converted by the current measuring resistors into sensor signals Vsense and fed to the voltage integrators.

Diese integrieren fortwährend das anliegende Sensor- und Referenzsignal und erzeugen daraus die Bewertungssignale VI, welche den Komparatoren zugeführt werden. Die Komparatoren wandeln die Signale in digitale Rücksetzsignale um und führen es den Flip-Flops zu, die daraufhin zurückgesetzt werden. Je nach Stromfluss durch die jeweiligen Laststränge erfolgt das Zurücksetzen und damit das Öffnen der Schalter S1 bis S4 zu unterschiedlichen Zeitpunkten, nämlich immer dann, wenn der Laststrang eine ausreichende Strommenge (vorgegeben durch das Referenzsignal) erhalten hat.These continually integrate the applied sensor and reference signal and generate therefrom the evaluation signals VI, which are supplied to the comparators. The comparators convert the signals into digital reset signals and feed it to the flip-flops, which are then reset. Depending on the current flow through the respective load strings resetting and thus the opening of the switches S1 to S4 takes place at different times, namely whenever the load string has received a sufficient amount of current (specified by the reference signal).

Nach dem Abschalten eines ersten Laststranges erhalten die weiteren Stränge den übrigen Strom aus der Spule, bis auch hier ein Spannungsintegrator ein ausreichendes Bewertungssignal erzeugt, was zu einem Rücksetzsignal am Rücksetzeingang des RS-Flip-Flops führt.After switching off a first load string, the further strands receive the remaining current from the coil until here too a voltage integrator generates a sufficient evaluation signal, which leads to a reset signal at the reset input of the RS flip-flop.

Dieses Prozedere wiederholt sich, bis sämtliche Steuersignale VGS1 bis VGS4 der Flip-Flop-Schaltungen an den Datenausgängen Q1 bis Q4 auf einem logisch niedrigen Pegel sind. Dadurch wird der Ausgang des NOR-Gatters logisch 1, wodurch über das angeschlossene OR-Gatter der Pulsgenerator der DC/DC-Regelschaltung erneut angestoßen wird. Damit ist die TOFF-Phase beendet und die nächste TON-Phase für die DC/DC-Regelschaltung beginnt.This procedure is repeated until all the control signals VGS1 to VGS4 of the flip-flop circuits at the data outputs Q1 to Q4 are at a logic low level. As a result, the output of the NOR gate becomes logic 1, whereby the pulse generator of the DC / DC control circuit is triggered again via the connected OR gate. This completes the TOFF phase and begins the next TON phase for the DC / DC control circuit.

3 zeigt ein Signalzeitdiagramm für die beiden aufeinanderfolgenden Zeitphasen TON und TOFF. Während der TON-Phase ist der DC/DC-Schalter S0 geschlossen. Dadurch steigt der in der Spule L gespeicherte Spulenstrom I-SPULE bis zu seinem Scheitelwert an. Während dieser Phase kann kein Strom durch die Laststränge fließen, weil die Spannung an VLX durch den Schalter S0 auf sehr niedrigem Potential gehalten wird. Entsprechend sind die Lastströme I-Last ebenso wie die Lastspannung VLED null. 3 shows a signal timing diagram for the two consecutive time phases TON and TOFF. During the TON phase, the DC / DC switch S0 is closed. As a result, the coil current I-SPULE stored in the coil L increases up to its peak value. During this phase no current can flow through the load strings because the voltage on VLX is kept very low by switch S0. Accordingly, the load currents I load as well as the load voltage VLED are zero.

Während, aber spätestens am Ende dieser Phase TON, werden die Schalter S1, S2, der nicht dargestellte Schalter S3 des dritten Laststrangs sowie der Schalter S4 geschlossen.During, but at the latest at the end of this phase TON, the switches S1, S2, the switch S3, not shown, of the third load line and the switch S4 are closed.

Während der zweiten nachfolgenden Phase TOFF ist der DC/DC-Schalter S0 geöffnet und der in der Spule gespeicherte Strom I-SPULE fließt über die jeweiligen Lasten zur Masse. Während dieser Phase reduziert sich der Spulenstrom I-SPULE abhängig von der über der jeweiligen Last abfallenden Spannung.During the second subsequent phase TOFF, the DC / DC switch S0 is opened and the current I-SPULE stored in the coil flows to ground via the respective loads. During this phase, the coil current I-SPULE reduces depending on the voltage drop across the respective load.

Zu Beginn der zweiten Phase TOFF sind durch die einzelnen Flip-Flop-Schalter innerhalb der Steuerschaltung die Schalter S1, S2, S3 und S4 durch die Steuersignale VGS1 bis VGS4 angesteuert. Der Ausgangsstrom IOUT ist nun hauptsächlich durch die Last mit dem geringsten Spannungsabfall und damit dem geringsten Widerstand bestimmt.At the beginning of the second phase TOFF are within the individual flip-flop switch within the Control circuit, the switches S1, S2, S3 and S4 controlled by the control signals VGS1 to VGS4. The output current IOUT is now determined mainly by the load with the lowest voltage drop and thus the lowest resistance.

Im Ausführungsbeispiel fließt der Hauptanteil des Spulenstroms während eines ersten Zeitraums lediglich durch die Last 1 und zwar wegen ihres im Vergleich zu den anderen Lasten geringeren Widerstandes bzw. Spannungsabfalles. Der durch die Last fließende Strom nimmt mit der Zeit ab. Gleichzeitig wird durch den Strommesswiderstand im ersten Laststrang ein Steuersignal Vsense1 erzeugt und dem Spannungsintegrator zugeführt.In the exemplary embodiment, the main part of the coil current flows through the load 1 during a first period of time only because of its lower resistance or voltage drop compared to the other loads. The current flowing through the load decreases with time. At the same time, a control signal Vsense1 is generated by the current measuring resistor in the first load line and fed to the voltage integrator.

Das Ausgangssignal des Integrators VI1, welches während der ersten Zeitphase TON kontinuierlich anstieg, sinkt nun durch das Integral des Messsignals Vsense1 ab. Dieses Bewertungssignal VI1, wird nun im Komparator mit einem Referenzwert verglichen und in ein digitales Resetsignal R1 gewandelt. Dadurch wird das erste Flip-Flop bei Erreichen einer vorbestimmten Schwelle zurückgesetzt und der Schalter S1 öffnet sich, wodurch durch diese Last 1 fließende Strom auf 0 zurückfällt.The output signal of the integrator VI1, which continuously increased during the first time phase TON, now decreases due to the integral of the measurement signal Vsense1. This evaluation signal VI1, is now compared in the comparator with a reference value and converted into a digital reset signal R1. As a result, the first flip-flop is reset upon reaching a predetermined threshold and the switch S1 opens, whereby current flowing through this load 1 falls back to 0.

Während der zweiten Teilphase erhält der dritte Laststrang den Hauptanteil des in der Spule gespeicherten Stromes. Zu Beginn der zweiten Teilphase wird das Messsignal im hier nicht dargestellten Spannungsintegrator des dritten Laststranges dominant gegenüber der Referenz und VI3 sinkt dadurch bis im nachfolgenden Komparator durch einen Vergleich mit einer Referenz das Resetsignal R3 erzeugt wird.During the second phase of the third load line receives the majority of the current stored in the coil. At the beginning of the second partial phase, the measurement signal in the voltage integrator of the third load string, not shown here, becomes dominant with respect to the reference and VI3 thereby sinks until the subsequent comparator generates the reset signal R3 by comparison with a reference.

Während dieser zweiten Teilphase steigt zudem der Strom I-LAST2 im zweiten Laststrang an, sodass sich während eines überlappenden Zeitraumes die Laststränge 2 und 3 den von der Spule abgegebenen Strom teilen. Dies ist der Normalfall, da oftmals die Widerstände und damit die Spannungsabfälle der einzelnen Laststränge nicht weit auseinander liegen.During this second partial phase, moreover, the current I-LAST2 in the second load string increases, so that during an overlapping period of time, the load strings 2 and 3 divide the current emitted by the coil. This is the normal case, as often the resistances and thus the voltage drops of the individual load strings are not far apart.

Am Ende der zweiten Teilphase der Phase TOFF wird durch das Bewertungssignal VGS3 das Resetsignal R3 erzeugt und der Schalter des nicht dargestellten dritten Laststranges abgeschaltet. Der von der Spule abgegebene Strom fließt nun fast vollständig über den zweiten Laststrang bis zum Ende der dritten Teilphase, an dem das Bewertungssignal VI2 die Komparatorschwelle erreicht. Das zugeordnete zweite RS-Flip-Flop erzeugt ein logisch niedriges Signal, das den Schalter S2 öffnet. Der weitere in der Spule gespeicherte Strom fließt nun über den vierten Laststrang, wird vom Stromsensor erfasst und dem Spannungsintegrator zur Erzeugung des Bewertungssignals VI4 zugeführt.At the end of the second subphase of the phase TOFF, the reset signal R3 is generated by the evaluation signal VGS3 and the switch of the third load string (not shown) is switched off. The current delivered by the coil now flows almost completely across the second load string until the end of the third phase, at which the evaluation signal VI2 reaches the comparator threshold. The associated second RS flip-flop generates a logic low signal which opens the switch S2. The further current stored in the coil now flows through the fourth load line, is detected by the current sensor and supplied to the voltage integrator for generating the evaluation signal VI4.

Bei Erreichen der Komparatorschwelle wird nun auch dieser Laststrang abgeschaltet und die nächste TON-Phase zum erneuten Speichern von Energie in der Spule beginnt.When the comparator threshold is reached, this load string is now also switched off and the next TON phase for renewed storage of energy in the coil begins.

Die zu den einzelnen Laststrängen parallel geschalteten Kondensatoren speichern während des Betriebes den überschüssigen Strom und geben ihn in den übrigen Phasen langsam ab. Daraus folgt der im unteren Bereich des Signalzeitdiagramms dargestellte Verlauf der Spannungsabfälle V-Load-Block1 bis V-Load-Block4. Während der TON-Phase ist der Knoten VLX durch den geschlossenen Schalter S0 auf Masse gelegt, wodurch sich im Wesentlichen eine Spannung 0 als VLED-Spannung einstellt. Mit Ausschalten von S0, springt die Spannung an Knoten VLX auf den Wert der Kondensatorspannung des Stranges mit der kleinsten Impedanz.The capacitors connected in parallel to the individual load strings store the surplus current during operation and slowly release it in the remaining phases. This results in the course of the voltage drops V-Load-Block1 to V-Load-Block4 shown in the lower part of the signal timing diagram. During the TON phase, the node VLX is grounded by the closed switch S0, which essentially sets a voltage 0 as the VLED voltage. When S0 is turned off, the voltage at node VLX jumps to the value of the capacitor voltage of the string with the lowest impedance.

Für den Fall, dass die Spule nicht genügend Energie gespeichert hat, sodass die letzte Last nicht ausreichend mit Strom versorgt werden kann, ist im Ausführungsbeispiel die Sicherungsschaltung Max TOFF vorgesehen. Dieser gibt die Maximalzeit für die TOFF-Phase vor, nach der der Pulsgenerator aktiviert wird. Dadurch wird verhindert, dass bei einem zu großen Stromverbrauch der einzelnen Laststränge die DC/DC-Regelschaltung dauerhaft in der TOFF-Phase verbleibt.In the event that the coil has not stored enough energy so that the last load can not be sufficiently supplied with power, the fuse circuit Max TOFF is provided in the exemplary embodiment. This specifies the maximum time for the TOFF phase after which the pulse generator is activated. This prevents the DC / DC control circuit from permanently remaining in the TOFF phase if the power consumption of the individual load strings is too high.

4 zeigt eine weitere Ausführungsform der Erfindung, bei der zusätzlich ein PWM-Generator vorgesehen ist. Weiterhin sind zwischen den Knoten VLX und den einzelnen Laststrängen eine optionale Diode D0 sowie ein parallel dazu geschalteter Kondensator C0 angeordnet. Mittels entsprechender PWM-Steuersignale lassen sich spezifische Laststränge während eines DC/DC-Zyklus deaktivieren. Zu diesem Zweck sind vor die Setzeingänge der Flip-Flop-Schaltungen der Steuerschaltung logische UND-Gatter geschaltet, an deren Eingängen PWM-Steuersignale CH1-PWM bis CH4-PWM sowie das Pulsgeneratorsignal anliegt. Durch entsprechende PWM-Steuersignale lassen sich so die Flip-Flop-Schaltungen während eines Zyklus selektiv deaktivieren beziehungsweise aktivieren. Bei einem PWM-Steuersignal, das das Flip-Flop eines Stanges deaktiviert muss zusätzlich auch die Referenz vom dazugehörigen Integrator abgeschaltet werden. 4 shows a further embodiment of the invention, in which additionally a PWM generator is provided. Furthermore, an optional diode D0 and a capacitor C0 connected in parallel therebetween are arranged between the nodes VLX and the individual load strings. By means of appropriate PWM control signals, specific load strings can be deactivated during a DC / DC cycle. For this purpose, logical AND gates are connected in front of the set inputs of the flip-flop circuits of the control circuit, at whose inputs PWM control signals CH1-PWM to CH4-PWM and the pulse generator signal is present. By means of appropriate PWM control signals, the flip-flop circuits can be selectively deactivated or activated during a cycle. In the case of a PWM control signal which deactivates the flip-flop of a bar, in addition the reference from the associated integrator must also be switched off.

Bei einer Änderung der PWM-Steuersignale kann es zweckmäßig sein, den im normalen Betrieb in der Spule gespeicherten Stromes zu ändern, um alle Lasten einschließlich beispielsweise neu hinzugekommener Laststränge mit ausreichend Energie zu versorgen. Umgekehrt wird der benötigte in der Spule L gespeicherte Spulenstrom geringer, wenn einzelne Laststränge deaktiviert werden.When changing the PWM control signals, it may be appropriate to change the current stored in the coil during normal operation to provide all loads including, for example, newly added load strings with sufficient energy. Conversely, the required coil current stored in the coil L becomes smaller when individual load strings are deactivated.

Hierfür ist ein zusätzlicher Speicher vorgesehen, in der die optimalen Scheitelwerte des Spulenstromes für die einzelnen PWM-Zustände abgelegt sind. Dieser Speicher ist mit dem TON-Pulsgenerator verbunden, sodass der Regelvorgang bei PWM-Statusänderung sehr viel schneller als über die Feedbackregelschleife mittels der TON-Regelung zu einem stabilen Resultat kommt. Nach einer Änderung des PWM-Zustandes kann auf diese Weise durch einen Vergleich des Spulenstroms mit einem gespeicherten Spulenstrom-Scheitelwert die Periodendauer abgeleitet werden. Erst in darauffolgenden Perioden der DCDC-Regelung erfolgt eine weitere Einstellung von TON und folglich der DCDC-Periodendauer über die TON-Regelschaltung. For this purpose, an additional memory is provided, in which the optimum peak values of the coil current for the individual PWM states are stored. This memory is connected to the TON pulse generator, so that the control process at PWM status change comes to a stable result much faster than via the feedback control loop by means of the TON control. After a change in the PWM state, the period duration can be derived in this way by comparing the coil current with a stored coil current peak value. Only in subsequent periods of the DCDC control is a further adjustment of TON and consequently the DCDC period via the TON control circuit.

Diese für den CCM-Mode (Kontinuierlicher Strommodus) vorgeschlagene Schaltung kann zu wesentlich besserem Regelverhalten beitragen. Diese Betriebsart hat die Eigenschaft, dass der in der Spule L gespeicherte Spulenstrom während der TOFF-Phase nicht zu 0 wird. Um bei PWM-Statusänderungen auf weniger aktive Kanäle mit ausreichend guter Präzision regulieren zu können, wird zusätzlich eine Shunt-Schaltung vorgeschlagen, die ausgangsseitig zwischen den Knoten VLX und der Masse angeordnet ist. Für eine Änderung des PWM-Zustandes, insbesondere beim Abschalten eines oder mehrerer Laststränge, erlaubt die Shunt-Schaltung nun eine deutlich schnellere Einstellung des maximalen Spulenstroms und des Spulenstroms, da überschüssiger Spulenstrom im Shunt abgebaut werden kann.This circuit proposed for the CCM mode (Continuous Current Mode) can contribute to much better control behavior. This mode of operation has the property that the coil current stored in the coil L does not become 0 during the TOFF phase. In order to be able to regulate PWM status changes to less active channels with sufficiently good precision, a shunt circuit is additionally proposed, which is arranged on the output side between the node VLX and the ground. For a change in the PWM state, in particular when switching off one or more load strings, the shunt circuit now allows a much faster adjustment of the maximum coil current and the coil current, since excess coil current can be reduced in the shunt.

Für den besonderen Fall, dass alle Laststränge mit einer PWM-Statusänderung abgeschaltet werden, wird in einer TON-Phase ein erneutes Speichern von Strom in der Spule L nicht benötigt. Entsprechend bleibt der Schalter S0 auch während der TON-Phase in einem offenen Zustand. Um zu verhindern, dass die Spannung VLED zu ungewünscht hohen Pegeln abweicht, wird der Shunt aktiviert, sodass der überflüssige Spulenstrom abgebaut werden kann. Dieser Shunt erlaubt es somit, unbenötigte gespeicherte Spulenenergie aus einer vorangegangenen Periode abzubauen, ohne diesen auf die einzelnen Laststränge verteilen zu müssen.In the special case that all load strings are switched off with a PWM status change, a re-storage of current in the coil L is not needed in a TON phase. Accordingly, the switch S0 also remains in an open state during the TON phase. In order to prevent the voltage VLED from deviating to undesirably high levels, the shunt is activated so that the superfluous coil current can be dissipated. This shunt thus allows unused stored coil energy from a previous period to be reduced without having to distribute it to the individual load strings.

Die beiden hier dargestellten Ausführungsformen aktivieren somit alle Laststränge gleichzeitig, schalten diese jedoch zu unterschiedlichen Zeiten wieder aus. Versorgungsschaltungen, die lediglich einen Laststrang für einen DC/DC-Zyklus unterstützen und Lasten nacheinander für darauffolgende DC/DC-Zyklen aktivieren, haben deutlich längere Pausen für jeden Laststrang von einem Ladungspuls zum nächsten. Folglich müssen die den Lasten zugeordneten Kapazitäten vergrößert werden, wodurch die Kosten steigen und PWM-Zustandsänderungen langsamer umgesetzt werden können. Mit den vorgeschlagenen Ausführungen wird dies vermieden.The two embodiments shown here thus activate all load strings at the same time, but switch them off again at different times. Supply circuits that support only one load string for a DC / DC cycle and enable loads in turn for subsequent DC / DC cycles have significantly longer pauses for each load string from one charge pulse to the next. As a result, the capacities associated with the loads must be increased, thereby increasing costs and enabling PWM state changes to be implemented more slowly. With the proposed embodiments, this is avoided.

5 zeigt eine weitere Ausgestaltung. Die gesteuerte Versorgungsschaltung umfasst eine getaktet betreibbare Stromquelle 10 mit einem Versorgungsspannungsanschluss 12, einem Steueranschluss 11, einem Taktsignalanschluss 11a sowie einem Versorgungsanschluss 13. Mit dem Versorgungsanschluss 13 sind wie dargestellt drei Laststränge Strang 1 bis Strang 3 gekoppelt. Zu diesem Zweck ist eine weitere Diode 20 zwischen dem Versorgungsanschluss 13 sowie den einzelnen Laststrängen 1, 2 und 3 geschaltet. Parallel dazu ist ein Pufferkondensator 30 angeordnet. Diode 20 und Kondensator 30 sind optional. 5 shows a further embodiment. The controlled supply circuit comprises a clocked current source 10 with a supply voltage connection 12 , a control terminal 11 , a clock signal terminal 11a as well as a supply connection 13 , With the supply connection 13 As shown, three load strings strand 1 to strand 3 are coupled. For this purpose is another diode 20 between the supply connection 13 and the individual load strings 1, 2 and 3 connected. Parallel to this is a buffer capacitor 30 arranged. diode 20 and capacitor 30 are optional.

Jeder Laststrang umfasst eine Last sowie einen parallel zu der jeweiligen Last geschalteten Ladungsspeicher C1, C2, C3. Die einzelnen Lasten sind hier durch Widerstände angedeutet. Darunter fällt jedoch jegliche Art von Verbrauchern, die ihrerseits Serien- bzw. Reihenschaltungen bilden können. Mit dem Fußpunkt einer jeden Last sowie eines parallel dazu angeordneten Ladungsspeichers ist eine Diode, vorzugsweise eine Schottky-Diode D1, D2, D3 gekoppelt. Die Kathode einer jeden Schottky-Diode ist wiederum mit einem Schalter S1, S2 oder S3 verbunden, der seinerseits an einen Sensor 60 zum Erfassen eines Stromsignals angeschlossen ist. Die Reihenfolge dieser Serienschaltung hat jedoch keine Einschränkung. So können die Schottky-Dioden D1, D2, D3 auch z. B. zwischen dem Knoten VLED und der Parallelschaltung von Pufferkondensator und Last geschalten werden. Im Besonderen umfasst der Sensor 60 einen Spannungsintegrator und einen Sensorwiderstand R1, R2 bzw. R3, der mit dem jeweiligen Schalter S1, S2 oder S3 und einem Referenzpotenzial GND verbunden ist. Demzufolge ist die Last im jeweiligen Strang zwischen dem Versorgungsanschluss 13 mit der Versorgungsspannung VLED und dem Massepotenzial GND geschaltet.Each load string comprises a load and a charge storage C1, C2, C3 connected in parallel with the respective load. The individual loads are indicated here by resistors. However, this does not include any type of consumer, which in turn can form series or series circuits. A diode, preferably a Schottky diode D1, D2, D3, is coupled to the base of each load and to a charge store arranged parallel thereto. The cathode of each Schottky diode is in turn connected to a switch S1, S2 or S3, which in turn is connected to a sensor 60 connected to detect a current signal. However, the order of this series connection has no restriction. Thus, the Schottky diodes D1, D2, D3 also z. B. between the node VLED and the parallel circuit of buffer capacitor and load are switched. In particular, the sensor includes 60 a voltage integrator and a sensor resistor R1, R2 and R3, which is connected to the respective switch S1, S2 or S3 and a reference potential GND. As a result, the load in the respective string is between the supply terminal 13 connected to the supply voltage VLED and the ground potential GND.

Der Sensor 60 gibt ein Signal an eine Zeit-Multiplex-Kontrollschaltung 40 ab, die ihrerseits mit den jeweiligen Schaltern S1, S2 und S3 zur Zeit-Multiplex-Ansteuerung der einzelnen Laststränge gekoppelt ist. Außerdem erzeugt die Zeitmultiplexkontrollschaltung 40 ein Steuersignal am Steuereingang 11 der Stromquelle 10. Schließlich ist zur Systemtakterzeugung eine Anordnung 50 vorgesehen, die einerseits mit der Stromquelle sowie der Zeit-Multiplex-Kontrollschaltung 40 verbunden ist.The sensor 60 gives a signal to a time-multiplexing control circuit 40 which in turn is coupled to the respective switches S1, S2 and S3 for the time-multiplex drive of the individual load strings. In addition, the time division multiplex control circuit generates 40 a control signal at the control input 11 the power source 10 , Finally, system clock generation is an arrangement 50 provided, on the one hand with the power source and the time-multiplex control circuit 40 connected is.

Die getaktet betreibbare Stromquelle umfasst eine DC/DC-Regelschaltung mit einem Steuersignaleingang 11. Der DC/DC-Regler steuert über sein Ausgangssignal einen Schalttransistor S0, der zwischen dem Massepotenzial GND und einer Spule L angeschlossen ist. Während eines Betriebs der DC/DC-Stromquelle 10 wird der Schalter S0 in periodischen Abständen geschaltet, sodass sich aufgrund der Induktivität in der Spule L ein magnetisches Feld aufbaut und damit Energie in der Spule gespeichert wird. Das Puls-Pausen Verhältnis, mit dem der Schalter S0 betätigt wird, ist von Steuersignalen der Zeitmultiplexschaltung 40 abhängig. Durch den getakteten Betrieb wird die im Feld gespeicherte Energie über den Knoten VLX an den Stromausgangsanschluss 13 zur Versorgung der einzelnen Lasten in den Strängen 1, 2, und 3 abgegeben.The clocked power source includes a DC / DC control circuit with a control signal input 11 , The DC / DC controller controls via its output signal a switching transistor S0, which is connected between the ground potential GND and a coil L. During operation of the DC / DC power source 10 the switch S0 is periodically switched so that due to the Inductance in the coil L builds up a magnetic field and thus energy is stored in the coil. The pulse-pause ratio with which the switch S0 is actuated is of control signals of the time division multiplex circuit 40 dependent. Due to the clocked operation, the stored energy in the field via the node VLX to the power output terminal 13 to supply the individual loads in the strands 1, 2, and 3 delivered.

Der Sensor 60 eines jeden Laststranges umfasst, wie bereits erläutert, den Stromsensor R1, R2, R3 hier jeweils in Form eines Widerstandes. Ein Knoten zwischen dem jeweiligen Schalter eines jeden Laststranges und dem Widerstand erfasst die über den Widerstand abfallende Spannung Vsense und gibt diese an den Spannungsintegrator weiter. Der Spannungsintegrator integriert die Differenz der Signale Vsense und Reference. Davon abhängig gibt er ein Signal an die Zeit-Multiplex-Kontrollschaltung 40 ab.The sensor 60 of each load line comprises, as already explained, the current sensor R1, R2, R3 here in each case in the form of a resistor. A node between the respective switch of each load string and the resistor detects the voltage Vsense dropped across the resistor and passes it on to the voltage integrator. The voltage integrator integrates the difference of the signals Vsense and Reference. Depending on this, he gives a signal to the time multiplex control circuit 40 from.

Der Vergleich des Spannungssignals Vsense mit dem Referenzsignal Reference im Spannungsintegrator erlaubt es, das Ein- bzw. Ausschalten der Schalter S1, S2 und S3 zu steuern. Entsprechend kann durch das Referenzsignal Reference ein durch den Laststrang 1 fließender Versorgungsstrom eingestellt werden. Je nach eingestelltem Referenzsignal steuert die Zeit-Multiplex-Kontrollschaltung somit die einzelnen Laststränge Strang 1, Strang 2, Strang 3 an und regelt zudem über den Steuereingang 11 die Stromquelle 10.The comparison of the voltage signal Vsense with the reference signal Reference in the voltage integrator makes it possible to control the switching on and off of the switches S1, S2 and S3. Accordingly, by the reference signal Reference a flowing through the load line 1 supply current can be adjusted. Depending on the set reference signal controls the time-multiplex control circuit thus the individual load strings strand 1, strand 2, strand 3 and also controls the control input 11 the power source 10 ,

Während eines Betriebs der dargestellten Versorgungsschaltung schließt die DC/DC-Regelschaltung der Stromquelle 10 den Schalter S0 für eine bestimmte Zeitdauer pro Periode, sodass sich ein Strom in der Spule L aufbaut und Energie gespeichert wird. Die Zeitdauer des ”On”-Zustands des Schalters S0 wird durch das Steuersignal am Steuereingang 11 vorgegeben.During operation of the illustrated supply circuit, the DC / DC control circuit closes the power source 10 the switch S0 for a certain period of time per period, so that a current builds up in the coil L and energy is stored. The duration of the "on" state of the switch S0 is controlled by the control signal at the control input 11 specified.

Während dieser Zeit steigt die in der Spule L gespeicherte Energie an. Nach dem Abschalten des Schalters S0 steuert die Zeit-Multiplex-Kontrollschaltung den Schalter S1 an, sodass ein Teil der in der Spule gespeicherten Energie im Lastrang 1 in der Last direkt verbraucht und zum Teil im Kondensator gespeichert wird. Gleichzeitig wird die über die Last abfallende Spannung im Kondensator C1 gespeichert. Nach einer bestimmten Zeit, beispielsweise vorgegeben durch das Referenzsignal Reference, im ersten Sensor 60 öffnet die Zeit-Multiplex-Kontrollschaltung den Schalter S1 und schließt den Schalter S2.During this time, the stored energy in the coil L increases. After switching off the switch S0, the time-multiplexing control circuit controls the switch S1, so that a part of the energy stored in the coil in the load line 1 in the load is consumed directly and partly stored in the capacitor. At the same time, the voltage dropped across the load is stored in the capacitor C1. After a certain time, for example given by the reference signal Reference, in the first sensor 60 the time multiplex control circuit opens the switch S1 and closes the switch S2.

Dadurch erfolgt ein zyklisches Durchschalten der einzelnen Stränge Strang 1, Strang 2 und Strang 3. Gleichzeitig erfasst die Zeit-Multiplex-Kontrollschaltung 40, falls die in der Spule L gespeicherte Energie zur Versorgung aller drei Stränge nicht ausreicht. Ist dies der Fall, wird im nächsten Zyklus der DC/DC-Spannungsregulator entsprechend angesteuert, sodass beispielsweise der Schalter S0 eine längere Zeitperiode im Status ”On” verbleibt und die Spule somit mehr Energie speichert.As a result, the individual strands strand 1, strand 2 and strand 3 are cyclically switched through. At the same time, the time multiplex control circuit is detected 40 if the energy stored in the coil L is insufficient to supply all three strings. If this is the case, in the next cycle the DC / DC voltage regulator is correspondingly driven so that, for example, the switch S0 remains in the "on" state for a longer period of time and the coil thus stores more energy.

Durch die Schalter S1, S2 und S3 lassen sich die einzelnen Laststränge zeitlich gemultiplext ansteuern. Um unterschiedliche Widerstände in den einzelnen Laststrängen zu ermöglichen, sind dedizierte Speicherkondensatoren C1, C2 und C3 für jeden Strang zweckmäßig. Diese sind parallel zum jeweiligen Laststrang geschaltet, sodass der jeweilige Knoten zwischen der Last und der nachgeschalteten Diode ein schwebendes Potenzial aufweist. Die Kondensatoren sind somit nicht zum Referenzpotenzial GND geschaltet.By the switches S1, S2 and S3, the individual load strings can be controlled in time multiplexed. In order to enable different resistances in the individual load strings, dedicated storage capacitors C1, C2 and C3 are expedient for each string. These are connected in parallel with the respective load string so that the respective node has a floating potential between the load and the downstream diode. The capacitors are thus not connected to the reference potential GND.

Durch die Zeit-Multiplex-Kontrollschaltung wird jeder einzelne Laststrang lediglich während einer geringen Zeit mit einem Strom beaufschlagt. Während des Betriebes nehmen die Kondensatoren den anfangs sehr hohen Strom der Spule L auf und sorgen so für einen gleichmäßigeren Verlauf des Laststroms. Ein differenzieller Widerstand der Last während des Betriebs des jeweiligen Laststrangs multipliziert mit der Kapazität der einzelnen Pufferkondensatoren ergibt eine Zeitkonstante, die im Wesentlichen einem Stromrippel im Strompfad eines jeden Laststranges entspricht. Bei einem 100 Ω Widerstand als Last und einer Schaltzeit von 10 μs wird eine Kapazität der Kondensatoren C1, C2, C3 von ca. 1 μF benötigt, um eine 10%-ige Stromschwankung zu realisieren. Die Kapazität der Kondensatoren wird daher so gewählt, dass die daraus resultierende Zeitkonstante, die sich aus dem Produkt des Widerstandes der Last und der Kondensatorkapazität ergibt, sehr viel größer ist als die Taktfrequenz der getaktet betreibbaren Stromquelle 10.Through the time-multiplex control circuit, each individual load string is only supplied with current for a short time. During operation, the capacitors absorb the initially very high current of the coil L and thus ensure a more even flow of the load current. A differential resistance of the load during operation of the respective load string multiplied by the capacitance of the individual buffer capacitors results in a time constant substantially corresponding to a current ripple in the current path of each load string. With a 100 Ω resistor as a load and a switching time of 10 μs, a capacitance of capacitors C1, C2, C3 of approx. 1 μF is required to realize a 10% current fluctuation. The capacitance of the capacitors is therefore chosen so that the resulting time constant, which results from the product of the resistance of the load and the capacitor capacitance, is much greater than the clock frequency of the clocked current source 10 ,

Die vorhandenen Schottky-Dioden D1, D2 und D3 verhindern, dass bei unterschiedlichen angeschlossenen Lasten während des Durchschaltens eines Laststranges mit kleinem Spannungsabfall die Drainspannung eines Schalters in einem Laststrang mit großem Spannungsabfall unter das Referenzpotential GND fällt. Dies hätte die Auswirkung, dass der Schalttransistor in Reversebetrieb leitend wird und den Pufferkondensator entlädt, sodass Laststränge mit großem Spannungsabfall nicht mit dem gewünschten Strom versorgt werden können.The existing Schottky diodes D1, D2 and D3 prevent the drain voltage of a switch in a load string with a large voltage drop from falling below the reference potential GND at different connected loads while switching through a load string with a small voltage drop. This would have the effect of turning the switching transistor on in reverse and discharging the buffer capacitor, so that load lines with large voltage drops can not be supplied with the desired current.

Durch die Ausgestaltung der Schaltung mit den Dioden D1, D2 und D3, vorzugsweise Schottky-Dioden, ist es möglich, den Spulenstrom in der Spule L über die einzelnen Laststränge mittels Zeitmultiplexings zu verteilen, auch wenn die einzelnen Laststränge große Spannungsunterschiede zeigen.Due to the design of the circuit with the diodes D1, D2 and D3, preferably Schottky diodes, it is possible to distribute the coil current in the coil L via the individual load strings by means of time division, even if the individual load strings show large voltage differences.

6 zeigt eine weitere Ausgestaltung der Erfindung, bei der die einzelnen Lasten in den Laststrängen 1, 2 und 3 durch in Serie geschaltete Leuchtdioden implementiert sind. 6 shows a further embodiment of the invention, in which the individual loads in the load strings 1, 2 and 3 are implemented by series-connected light-emitting diodes.

Der Sensor zum Erfassen des durch den jeweiligen Laststrang fließenden Stroms weist neben seinem Sensorwiderstand R1, R2 oder R3 auch einen mit dem jeweiligen Messwiderstand verbundenen Spannungsintegrator auf. Der Spannungsintegrator umfasst einen Operationsverstärker OP mit einem ersten, nichtinvertierenden Eingang, welcher an das Referenzpotenzial GND angeschlossen ist. Ein zweiter Eingang ist über einen Widerstand RI1 an einen Knoten zwischen dem Schalter S1 und dem Messwiderstand R1 geschaltet. Dieser empfängt das vom Strom abgeleitete Spannungssignal Vsense1. Zwischen dem zweiten Eingang des Operationsverstärkers OP und dem Widerstand RI1 ist ein Knoten mit einem zweiten Widerstand RR1 gekoppelt, an dem das Referenzsignal Reference1 anliegt. Dieser Knoten ist über einen Kondensator CI1 auch mit dem Ausgang des Operationsverstärkers OP verbunden. In entsprechender Weise sind auch die Sensoren im zweiten Laststrang sowie im dritten Laststrang aufgebaut.In addition to its sensor resistor R1, R2 or R3, the sensor for detecting the current flowing through the respective load string also has a voltage integrator connected to the respective measuring resistor. The voltage integrator comprises an operational amplifier OP with a first non-inverting input which is connected to the reference potential GND. A second input is connected via a resistor RI1 to a node between the switch S1 and the measuring resistor R1. This receives the current-derived voltage signal Vsense1. Between the second input of the operational amplifier OP and the resistor RI1, a node is coupled to a second resistor RR1 to which the reference signal Reference1 is applied. This node is also connected via a capacitor CI1 to the output of the operational amplifier OP. In a corresponding manner, the sensors are constructed in the second load line and in the third load line.

Im Betrieb wird wiederum die DC/DC-Regelschaltung der Stromquelle angesteuert, der daraufhin den Schalter S0 betätigt. Die in der Spule L gespeicherte Energie wird über die Diode D0 an die durch die Zeitmultiplex-Kontrollschaltung 40 angesteuerten Laststränge verteilt.In operation, in turn, the DC / DC control circuit of the power source is driven, which then actuates the switch S0. The energy stored in the coil L is supplied through the diode D0 to the by the time division multiplexing control circuit 40 distributed load strands distributed.

In dieser Ausführungsform sind die Schalter S1, S2 und S3 durch Feldeffekttransistoren implementiert. Da diese, sofern die Drain-Source-Spannung negative Werte aufweist, eine in Rückwärtsrichtung gepolte Diode bilden, sind die Schalter nicht in einem geöffneten (d. h. sperrenden) Zustand, sofern der zugeordnete LED-Strang einen höheren Spannungsabfall aufweist als der gerade von der Zeit-Multiplex-Kontrollschaltung angesteuerte LED-Strang. Aus diesem Grund sind zusätzlich die Schottky-Dioden D1, D2 und D3 vorgesehen, um die einzelnen LED-Stränge voneinander zu separieren. Die ebenfalls vorhandene Diode D0 könnte zwar weggelassen werden, reduziert jedoch die am Knoten VLX auftretenden Spannungsschwankungen auf der Versorgungsleitung zu den einzelnen Strängen.In this embodiment, the switches S1, S2 and S3 are implemented by field-effect transistors. Since these constitute a reverse polarity diode when the drain-to-source voltage is negative, the switches are not in an open (ie, blocking) state, as long as the associated LED string has a higher voltage drop than that of the time Multiplex control circuit controlled LED string. For this reason, in addition, the Schottky diodes D1, D2 and D3 are provided to separate the individual LED strands from each other. Although the existing diode D0 could be omitted, but reduces the voltage fluctuations occurring at the node VLX on the supply line to the individual strands.

Das Referenzsignal Reference1, Reference2 und Reference3, welches den einzelnen Spannungsintegratoren der jeweiligen Laststränge zugeführt wird, kann zur Einstellung der Leuchtstärke einer jeden LED-Serienschaltung verwendet werden. Zu diesem Zweck wird der resultierende Strom aus der Subtraktion Vsense/RI – Reference/RR im Kondensator CI aufintegriert. Das Ergebnis wird der Zeit-Multiplex-Kontrollschaltung zugeführt, die in Antwort darauf den jeweiligen Laststrang über den zugeordneten Schalter nur für die passende Zeitdauer aktiviert. Je nach Zeitdauer der aktivierten Schalter S1, S2 oder S3 wird der Strom in den entsprechenden LED Strängen und somit die Helligkeit eingestellt. Mit anderen Worten wird die Zeitdauer, in der ein jeweiliger Strang aktiv ist, durch die Differenzbildung aus dem integrierten Spannungssignal Vsense und dem Referenzsignal Reference1, Reference2 oder Reference3 eingestellt.The reference signal Reference1, Reference2 and Reference3, which is supplied to the individual voltage integrators of the respective load strings, can be used to adjust the luminous intensity of each LED series circuit. For this purpose, the resulting current from the subtraction Vsense / RI - Reference / RR is integrated in the capacitor CI. The result is fed to the time multiplex control circuit, which in response activates the respective load string via the associated switch only for the appropriate period of time. Depending on the duration of the activated switch S1, S2 or S3, the current in the corresponding LED strands and thus the brightness is set. In other words, the time duration in which a respective strand is active is set by the difference formation from the integrated voltage signal Vsense and the reference signal Reference1, Reference2 or Reference3.

Eine weitere Ausführung mit einer Ausgestaltung einer Zeit-Multiplex-Kontrollschaltung 40 zur Ansteuerung der Stromquelle ist in 7 dargestellt.Another embodiment with an embodiment of a time-multiplexing control circuit 40 to control the power source is in 7 shown.

Hierbei umfasst die Zeit-Multiplex-Kontrollschaltung mehrere Logikgatter, beispielsweise in Form von Flip-Flops, deren Ausgang das jeweilige Steuersignal VGS1, VGS2 oder VGS3 an die Schalter S1, S2 oder S3 der LED-Stränge 1, 2 oder 3 abgibt. Zu diesem Zweck ist eine erste Logikschaltung LOGIK1 ausgangsseitig mit dem Schalter S1 verbunden. Der Setzeingang S empfängt das Steuersignal VGS0, welches im Wesentlichen dem Ansteuersignal für den Schalter S0 der Stromquelle entspricht. Ein weiterer Eingang empfängt das Steuersignal VC1, welches vom Komparator CP1 durch einen Vergleich eines Referenzsignals VREF mit dem vom Spannungsintegrator 1 abgegebenen Spannungssignal VI1 erzeugt wird. Eine zweite Logikschaltung LOGIK2 ist ausgangsseitig mit dem Schalter S2 verbunden und empfängt eingangsseitig das Steuersignal VGS1 sowie ein Komparatorsignal VC2. Der letzte LED-Strang Strang 3 ist demgegenüber leicht unterschiedlich aufgebaut. Hier ist der Ausgang des Spannungsintegrators 3 direkt an den Steuereingang der DC/DC-Steuerung der Stromquelle angeschlossen. Ein Logikgatter LOGIK3 gibt das Steuersignal VGS3 an den Schalter S3, basierend auf dem zweiten Steuersignal VGS2 und dem DC/DC-Steuersignal VGS0.Here, the time-multiplex control circuit comprises a plurality of logic gates, for example in the form of flip-flops whose output outputs the respective control signal VGS1, VGS2 or VGS3 to the switches S1, S2 or S3 of the LED strings 1, 2 or 3. For this purpose, a first logic circuit LOGIK1 output side connected to the switch S1. The set input S receives the control signal VGS0, which essentially corresponds to the drive signal for the switch S0 of the current source. Another input receives the control signal VC1, which is generated by the comparator CP1 by comparing a reference signal VREF with the voltage signal VI1 output by the voltage integrator 1. A second logic circuit LOGIK2 is connected on the output side to the switch S2 and receives on the input side the control signal VGS1 and a comparator signal VC2. The last strand of strand LED 3 is contrast slightly different structure. Here, the output of the voltage integrator 3 is connected directly to the control input of the DC / DC control of the power source. A logic gate LOGIC3 outputs the control signal VGS3 to the switch S3 based on the second control signal VGS2 and the DC / DC control signal VGS0.

Im Betrieb dieser Schaltung wird ein durch die einzelnen Stränge fließender Strom durch die Messwiderstände R1, R2 und R3 erfasst und in eine entsprechende Spannung Vsense1, Vsense2 oder Vsense3 umgewandelt. Diese wird gemeinsam mit einem entsprechenden Referenzsignal REF1, REF2 und REF3 umgekehrten Vorzeichens einem Integrator zugeführt. Während das Referenzsignal den Kondensator mit einer Spannung auflädt, entlädt das erfasste Spannungssignal Vsense den Kondensator mit einer höheren Rate. Das resultierende vom Operationsverstärker abgegebene Spannungssignal VI wird in einem Komparator mit einem Referenzsignal verglichen und dient zur Ansteuerung des jeweiligen Stranges sowie des nachfolgenden Stranges.During operation of this circuit, a current flowing through the individual strings is detected by the measuring resistors R1, R2 and R3 and converted into a corresponding voltage Vsense1, Vsense2 or Vsense3. This is fed to an integrator together with a corresponding reference signal REF1, REF2 and REF3 of opposite sign. While the reference signal charges the capacitor with a voltage, the sensed voltage signal Vsense discharges the capacitor at a higher rate. The resulting output from the operational amplifier voltage signal VI is compared in a comparator with a reference signal and is used to control the respective strand and the subsequent strand.

Im Einzelnen ist der Betrieb dieser Ausgestaltung wie folgt: Bei einer positiven Taktflanke des Taktsignals CLK schaltet eine Taktflanke den Schalter S0, sodass die damit verbundene Spule L mit einem Strom ”geladen” wird. Die Zeitdauer wird dabei von der Ausgangsspannung des Spannungsintegrators 3 bestimmt, wobei diese Zeitspanne maximal einen vorbestimmten Betrag einer Periodendauer des Taktsignals CLK beispielsweise 95% aufweisen darf.In detail, the operation of this embodiment is as follows: With a positive clock edge of the Clock signal CLK switches a clock edge switch S0 so that the associated coil L is "charged" with a current. The time duration is determined by the output voltage of the voltage integrator 3, wherein this time period may have a maximum of a predetermined amount of a period of the clock signal CLK, for example, 95%.

Bei einer folgenden Taktflanke des Steuersignals VGS0 sperrt der Transistor S0, während gleichzeitig über die Logik LOGIK1 ein Steuersignal VGS1 an den Schalter S1 des ersten Stranges abgegeben wird. Dadurch wird dieser Strang aktiviert und der Spulenstrom fließt durch die Diode D1, den Schalter S1 und den Widerstand R1. In der Parallelschaltung von Pufferkondensator und Last, teilt sich der Strom auf, wobei vorzugsweise der größere Anteil des Stromes den Pufferkondensator lädt. Der durch den Strang fließende Strom wird im Widerstand R1 gemessen und in ein Spannungssignal Vsense1 umgewandelt. Das Spannungssignal wird im Spannungsintegrator integriert und hiervon das Referenzsignal Ref1 abgezogen. Sobald das Spannungssignal Vsense1, korrespondierend zu dem durch den Strang 1 fließenden Strom das bis dato integrierte Referenzsignal Ref1 kompensiert hat, schaltet der Komparator CP1 sein Ausgangssignal VC, wodurch der Schalter S1 durch die Logik wieder geöffnet wird.On a following clock edge of the control signal VGS0, the transistor S0 turns off, while at the same time via the logic LOGIC1 a control signal VGS1 is delivered to the switch S1 of the first strand. As a result, this strand is activated and the coil current flows through the diode D1, the switch S1 and the resistor R1. In the parallel connection of the buffer capacitor and the load, the current splits, whereby preferably the greater part of the current charges the buffer capacitor. The current flowing through the strand is measured in the resistor R1 and converted into a voltage signal Vsense1. The voltage signal is integrated in the voltage integrator and subtracted therefrom the reference signal Ref1. As soon as the voltage signal Vsense1, corresponding to the current flowing through the strand 1, has compensated for the hitherto integrated reference signal Ref1, the comparator CP1 switches its output signal VC, whereby the switch S1 is opened again by the logic.

Das Schaltsignal VGS1 wird gleichzeitig auch der Logik LOGIK2 zugeführt, die bei Abschaltflanke des Signals VGS1 das Steuersignal VGS2 an den Schalter S2 abgibt. Der Spulenstrom fließt nun durch den Strang 2 und lädt gleichzeitig den Kondensator C2. Auch hier wird der durch den Strang fließende Strom vom Messsensor R2 erfasst und in ein Spannungssignal umgewandelt. Das Spannungssignal wird im Spannungsintegrator 2 aufintegriert und mit dem Referenzsignal Ref2 verarbeitet. Sobald das aufintegrierte Spannungssignal das bislang aufintegrierte Referenzsignal Ref2 kompensiert hat, schaltet der Komparator CP2 und erzeugt das Steuersignal VC2 zum Öffnen des Schalters S2 mittels der Logik LOGIK2. Die Taktflanke im Signal VGS2 ist das Startsignal für die Logik LOGIK3, die mit dem letzten Strang Strang 3 assoziiert ist. Diese erzeugt in Antwort auf das Steuersignal VGS2 das Steuersignal VGS3 und aktiviert damit den Strang 3. Auch hier fließt nun der Spulenstrom durch den Strang 3 und wird vom Messwiderstand R3 in ein Spannungssignal Vsense3 umgewandelt und im Spannungsintegrator aufintegriert.The switching signal VGS1 is simultaneously also supplied to the logic LOGIK2, which outputs the control signal VGS2 to the switch S2 at Abschaltflanke of the signal VGS1. The coil current now flows through the strand 2 and simultaneously charges the capacitor C2. Again, the current flowing through the strand is detected by the measuring sensor R2 and converted into a voltage signal. The voltage signal is integrated in the voltage integrator 2 and processed with the reference signal Ref2. As soon as the integrated voltage signal has compensated the previously integrated reference signal Ref2, the comparator CP2 switches and generates the control signal VC2 for opening the switch S2 by means of the logic LOGIC2. The clock edge in the signal VGS2 is the start signal for the logic LOGIK3, which is associated with the last strand strand 3. This generates in response to the control signal VGS2 the control signal VGS3 and thus activates the strand 3. Again, now the coil current flows through the strand 3 and is converted by the measuring resistor R3 in a voltage signal Vsense3 and integrated in the voltage integrator.

Im Gegensatz zu den Schaltern in Strang 1 und 2 wird jedoch der Schalter S3 von Strang 3 durch die nächste positive Flanke des Taktsignals CLK geöffnet, die eine Taktflanke des Steuersignals VGS0 in der DC/DC-Steuerung zum Schließen des Schalters S0 bewirkt.However, in contrast to the switches in string 1 and 2, the switch S3 of string 3 is opened by the next positive edge of the clock signal CLK, which causes a clock edge of the control signal VGS0 in the DC / DC control to close the switch S0.

Zu diesem Zeitpunkt wird auch das bislang aufintegrierte und verarbeitete Spannungssignal Vsense3 und das Referenzsignal Ref3 ausgewertet und vom Spannungsintegrator V13 der DC/DC-Steuerung zugeführt. Für den Fall, dass nicht genug Strom durch den dritten Strang Strang 3 während der aktiven Zeit geflossen ist, führt dies zu einem Anstieg des Signals VI3. Dieser Anstieg wird von der DC/DC-Steuerung erfasst, sodass der nächste Puls des PWM-Generators der DC/DC-Steuerung zeitlich länger dauert. Dadurch bleibt der Schalter S0 länger geschlossen und die Spule L speichert entsprechend mehr Energie als im vorangegangenen Zyklus.At this time, the previously integrated and processed voltage signal Vsense3 and the reference signal Ref3 are also evaluated and supplied from the voltage integrator V13 to the DC / DC controller. In the event that not enough current has flowed through the third strand strand 3 during the active time, this leads to an increase of the signal VI3. This increase is detected by the DC / DC control, so that the next pulse of the PWM generator of the DC / DC control takes longer in time. As a result, the switch S0 remains closed longer and the coil L stores correspondingly more energy than in the previous cycle.

Wenn hingegen zu viel Strom durch den dritten LED-Strang geflossen ist, wird die Ausgangsspannung VI3 des Spannungsintegrators sinken, sodass der nächste Puls des PWM-Generators der DC/DC-Steuerung und das Steuersignal VGS0 kürzer ausfallen wird. Dadurch speichert die Spule L während des nächsten Zykluses eine geringere Energie.On the other hand, if too much current has flowed through the third LED string, the output voltage VI3 of the voltage integrator will decrease, so that the next pulse of the PWM generator of the DC / DC control and the control signal VGS0 will be shorter. As a result, the coil L stores less energy during the next cycle.

Durch die Kopplung des letzten Spannungsintegrators in der Kette mit der DC/DC-Steuerung wird eine stabile Regelschleife für die Versorgungsschaltung realisiert.The coupling of the last voltage integrator in the chain with the DC / DC control realizes a stable control loop for the supply circuit.

8 zeigt ein erstes Signal-Zeit-Diagramm für den so genannten diskontinuierlichen Betrieb, bei dem ein Spulenstrom ISpule auf null absinkt, bevor das Steuersignal VGS0 der DC/DC-Steuerung aktiviert wird. 8th shows a first signal-time diagram for the so-called discontinuous operation, in which a coil current ISpule drops to zero, before the control signal VGS0 of the DC / DC control is activated.

Im ersten Abschnitt sind die Schaltsignale des Taktsignals CLK sowie die Steuersignale VGS0, VGS1, VGS2 und VGS3 zu erkennen. Im dargestellten Ausführungsbeispiel ist durch die Regelschaltung das Steuersignal VGS0, in dem der Transistor S0 aktiv ist, länger als eine Halbperiode des Taktsignals CLK. Während der Zeit, in der das Steuersignal VGS0 auf einem hohen Pegel verbleibt, steigt der Spulenstrom I- und die in der Spule gespeicherte Energie kontinuierlich an. Anschließend wird der Schalter VGS0 geöffnet, und durch die Logik das Steuersignal VGS1 erzeugt. Dieses schaltet den ersten Pfad aktiv, sodass durch diesen der Strom I-Last1 fließt. Der Strom erzeugt im Messwiderstand das Spannungssignal Vsense1. Das fortwährend anliegende Referenzsignal Ref 1 lässt die Ausgangsspannung VI1 von Integrator1 kontinuierlich ansteigen bis zu dem Zeitpunkt T1, zu dem der erste Laststrang aktiviert wird. Der daraus resultierende Abfall der Ausgangsspannung von Integrator 1 erzeugt bei Erreichen der Komparatorreferenz einen Puls VC1 am Komparatorausgang, wodurch einerseits das Steuersignal VGS1 abgeschaltet wird und andererseits das Steuersignal VGS2 erzeugt wird.The first section shows the switching signals of the clock signal CLK and the control signals VGS0, VGS1, VGS2 and VGS3. In the illustrated embodiment, the control signal VGS0, in which the transistor S0 is active, is longer than a half-period of the clock signal CLK by the control circuit. During the time in which the control signal VGS0 remains at a high level, the coil current I- and the energy stored in the coil continuously increase. Subsequently, the switch VGS0 is opened and the control signal VGS1 is generated by the logic. This activates the first path so that the current I-Last1 flows through it. The current generates the voltage signal Vsense1 in the measuring resistor. The continuously applied reference signal Ref 1 causes the output voltage VI1 of integrator 1 to increase continuously until the time T1 at which the first load string is activated. The resulting drop in the output voltage of integrator 1 generates upon reaching the comparator reference a pulse VC1 at the comparator output, whereby on the one hand, the control signal VGS1 is turned off and on the other hand, the control signal VGS2 is generated.

Nun fließt der Spulenstrom durch den Laststrang 2 und bildet das Spannungssignal Vsense2. Das fortwährend anliegende Referenzsignal Ref 2 lässt die Ausgangsspannung von Integrator2 VI2 kontinuierlich ansteigen bis zum Zeitpunkt T2, zu dem der Laststrang 2 aktiviert wird. Der daraus resultierende Abfall der Ausgangsspannung von Integrator2 erzeugt bei Erreichen der Komparatorreferenz einen Puls am Komparatorausgang VC2, wodurch der zweite Laststrang abgeschaltet und der dritte Laststrang aktiviert wird. In der restlichen Zeit bis zum Ende der DC/DC-Periode, sinkt der Spulenstrom auf Null ab. Ist das Integral des Stromes in den dritten Laststrang unzureichend, steigt die Ausgangsspannung von Integrator3 von Periode zu Periode immer höher an und es wird von der DC/DC-Regelschaltung eine immer größere Energie in die Spule geladen, bis es zu einer Balance kommt. In diesem eingeregelten Zustand, ist auch der Strang 3 mit der richtigen Energie bedient und die Ausgangsspannung von Integrator3 hat weder eine Tendenz nach oben noch nach unten.Now the coil current flows through the load line 2 and forms the voltage signal Vsense2. The continuously applied reference signal Ref 2 causes the output voltage of integrator 2 VI2 to increase continuously until time T2 at which the load string 2 is activated. The resulting drop in the output voltage of integrator 2 generates upon reaching the comparator reference a pulse at the comparator output VC2, whereby the second load line is turned off and the third load line is activated. In the remaining time until the end of the DC / DC period, the coil current drops to zero. If the integral of the current in the third load line is insufficient, the output voltage of integrator 3 increases from period to period more and higher and it is loaded by the DC / DC control circuit, an ever greater energy in the coil until it comes to a balance. In this controlled state, the strand 3 is also operated with the correct energy and the output voltage of integrator 3 has neither an upward nor a downward tendency.

Einen anderen Fall, der als kontinuierlicher Modus bezeichnet wird zeigt 9. Charakteristisch für diesen Fall ist, dass der Spulenstrom am Ende eines Zyklus nicht auf 0 absinkt, sondern auf einem höheren Wert verbleibt.Another case, referred to as continuous mode, shows 9 , Characteristic for this case is that the coil current does not drop to 0 at the end of a cycle, but remains at a higher value.

Wenn die Spannung über den Laststrängen sehr groß gegenüber der Eingangsspannung VIN ist, dann ist das Steuersignal VGS0 zum Ansteuern des Schalters S0 der Stromquelle fast über die gesamte Periodendauer des Taktsignals CLK aktiv. Während dieser Zeit baut sich der Strom in der Spule L auf und Energie wird dort gespeichert. Durch die fortwährend anliegenden Referenzen Ref1, Ref2 und Ref3 steigen die Integratorsignale VI1, VI2 und VI3 der Spannungsintegratoren an. Bei der fallenden Flanke des Steuersignals VGS0 wird der erste Laststrang mittels des Steuersignals VGS1 aktiviert. Der Spulenstrom fließt durch den ersten Laststrang und baut die in der Spule gespeicherte Energie ab. Der Strom fließt durch den Messwiderstand R1 und erzeugt das Spannungssignal Vsense1.If the voltage across the load strings is very large with respect to the input voltage VIN, then the control signal VGS0 for driving the switch S0 of the current source is active for almost the entire period of the clock signal CLK. During this time, the current builds up in the coil L and energy is stored there. Due to the continuously applied references Ref1, Ref2 and Ref3, the integrator signals VI1, VI2 and VI3 of the voltage integrators increase. At the falling edge of the control signal VGS0, the first load string is activated by means of the control signal VGS1. The coil current flows through the first load string and dissipates the energy stored in the coil. The current flows through the measuring resistor R1 and generates the voltage signal Vsense1.

Das Spannungssignal wird integriert und kompensiert das bis dato aufintegrierte Referenzsignal bis zur Komparatorreferenz VREF. Bei Erreichen von VREF wird die fallende Flanke des Steuersignals VGS1 und die steigende Flanke des Steuersignals VGS2 erzeugt, wodurch der zweite Laststrang aktiviert wird. Bei Erreichen der Komparatorreferenz des Integratoroutputsignals 2 wird der zweite Laststrang deaktiviert und der dritte Laststrang hinzugeschaltet. Der dritte Laststrang wird bei der nächsten steigenden Taktflanke des Taktsignals CLK bzw. des Steuersignals VGS0 wieder abgeschaltet. Das zu diesem Zeitpunkt vom Integrator 3 abgegebene Signal VI3 regelt die zeitliche Länge der Aktivierung von VGS0.The voltage signal is integrated and compensates the hitherto integrated reference signal up to the comparator reference VREF. Upon reaching VREF, the falling edge of the control signal VGS1 and the rising edge of the control signal VGS2 are generated, whereby the second load string is activated. When the comparator reference of the integrator output signal 2 is reached, the second load string is deactivated and the third load string is connected. The third load line is switched off again at the next rising clock edge of the clock signal CLK or of the control signal VGS0. The signal VI3 delivered by the integrator 3 at this time regulates the time length of the activation of VGS0.

Wenn ungenügend Strom in den Laststrang 3 fließt. steigt das Signal VI3 über die DC/DC-Zyklen und verlängert die VGS0-Pulse bis sich eine Balance einstellt. Wenn zu viel Strom in den Laststrang 3 fließt, sinkt das Signal VI3 über die DC/DC-Zyklen und verkürzt die VGS0-Pulse bis sich eine Balance einstellt.If insufficient current flows into the load line 3. the signal VI3 rises over the DC / DC cycles and lengthens the VGS0 pulses until a balance is established. If too much current flows into the load line 3, the signal VI3 drops over the DC / DC cycles and shortens the VGS0 pulses until a balance is established.

Bei dieser Anordnung ist es möglich, einzelne LED-Stränge durch selektives Verändern des Referenzsignals zu beeinflussen. Der jeweils letzte Laststrang in der Kette vor der nächsten Taktflanke des Steuersignals VGS0 bzw. des Taktsignals CLK gibt sein Integratorausgangssignal zur Einstellung der Länge des Steuersignals VGS0 an die DC/DC-Regelung weiter.With this arrangement, it is possible to influence individual LED strings by selectively changing the reference signal. The last load train in the chain before the next clock edge of the control signal VGS0 or of the clock signal CLK forwards its integrator output signal for adjusting the length of the control signal VGS0 to the DC / DC control.

Eine weitere Ausführungsform zeigt 11. Bei dieser ist die Zeit-Multiplex-Steuerschaltung 40 mit einem Ringzähler ausgestattet. Dieser Ringzähler erzeugt periodische Steuersignale zur Ansteuerung der Schalter S1, S2 und S3 der einzelnen Laststränge jeweils für einen vollen DC/DC-Zyklus. Zusätzlich wird jeweils der relevante Ausgang der Spannungsintegratoren 1, 2 und 3 an die DC/DC-Steuerung zurückgeführt. Diese empfängt also das Steuersignal VIX des Spannungsintegrators dessen Laststrang gerade aktiv ist. Zum selektiven Wegschalten der einzelnen Inegratorausgänge sind zwischen dem Ausgang der Operationsverstärker der Spannungsintegratoren und der DC/DC-Steuerung Schalter angeordnet, die von den Steuersignalen VGS1 bis VGS3 des Ringzählers betätigt werden. Damit wird das entsprechende Integratorsignal VI1, VI2 und VI3 lediglich während der aktiven Phase des jeweiligen Stranges an die DC/DC-Regelung weitergeleitet.Another embodiment shows 11 , In this is the time-multiplexing control circuit 40 equipped with a ring counter. This ring counter generates periodic control signals for driving the switches S1, S2 and S3 of the individual load strings each for a full DC / DC cycle. In addition, the respective relevant output of the voltage integrators 1, 2 and 3 is fed back to the DC / DC control. This receives so the control signal VIX of the voltage integrator whose load line is currently active. For selectively switching off the individual Inegratorausgänge switches are arranged between the output of the operational amplifier of the voltage integrators and the DC / DC control, which are actuated by the control signals VGS1 to VGS3 of the ring counter. Thus, the corresponding integrator signal VI1, VI2 and VI3 is forwarded to the DC / DC control only during the active phase of the respective train.

Zur zeitlichen I-Last Steuerung eines jeden Laststranges ist zusätzlich eine LED PWM-Steuerung vorgesehen. Diese PWM Steuersignale steuern ein Aussetzen des Bedienens einzelner Laststränge mit Spulenstrom für ganze Ringzählerzyklen. Während dieser inaktiven Zyklen muss auch das Referenzsignal vom Integrator weggeschalten werden. Dies geschieht mit Schaltern zwischen dem Spannungsintegrator und dem Referenzanschluss. Im Gegensatz zum vorangegangenen Ausführungsbeispiel ist bei dieser Ausführung jeder DC/DC-Zykus einem dedizierten Laststrang zugeordnet. Es wird also die Spule L der DC/DC-Stromquelle von der DC/DC-Steuerung bei jedem Aktivieren der einzelnen Stränge erneut auf den für diesen Laststrang richtigen Wert aufgeladen.For temporal I-load control of each load string, an additional LED PWM control is provided. These PWM control signals control suspension of single load line servicing with coil current for whole ring counter cycles. During these inactive cycles, the reference signal must also be disconnected from the integrator. This is done with switches between the voltage integrator and the reference terminal. In contrast to the previous embodiment, in this embodiment each DC / DC cycle is associated with a dedicated load string. Thus, the coil L of the DC / DC power source becomes DC / DC control at each Activation of the individual strands recharged to the correct value for this load line.

Im Gegensatz zum vorangegangenen Ausführungsbeispiel ist der Ringzähler in jeder Taktperiode des DC/DC aktiv und auch die DCDC Steuerung der Stromquelle wird mit einem Taktsignal CLK beaufschlagt. Mit anderen Worten wird die Spule L der Stromquelle von der DC/DC-Steuerung bei jedem Aktivieren der einzelnen Stränge erneut auf den gewünschten Wert aufgeladen. Im Gegensatz dazu erfolgt ein Aufladen in der Ausführungsform der 6 lediglich einmal während einer Periode und nicht vor jedem Aktivieren eines einzelnen Laststranges. Die Integratorausgänge der Spannungsintegratoren sind ebenfalls gezeitmultiplext, um die gewünschte Zeitdauer zum Aktivieren des Schalters S0 einzustellen.In contrast to the previous embodiment, the ring counter is active in each clock period of the DC / DC and also the DCDC control of the current source is supplied with a clock signal CLK. In other words, the coil L of the current source is recharged by the DC / DC controller each time the individual strings are activated to the desired value. In contrast, charging takes place in the embodiment of 6 only once during a period and not before each activation of a single load string. The integrator outputs of the voltage integrators are also time-divisionally multiplexed to set the desired amount of time to enable the switch S0.

Mit Blick auf das Signal-Zeit-Diagramm der 12, die eine diskontinuierliche Betriebsart anzeigt, erfolgt der Betrieb dieser Anordnung wie folgt.Looking at the signal-time diagram of the 12 indicating a discontinuous mode, the operation of this arrangement is as follows.

Mit einer steigenden Taktflanke eines Taktsignals CLK wird das Steuersignal VGS0 aktiviert, sodass die Spule L mit Strom beaufschlagt wird. Dadurch wird der Punkt VX der Stromquelle auf das Referenzpotenzial GND gezogen. Unter Vernachlässigung der Diode D0 zeigt VLED das Potential am Punkt VX während der Ladephase der Spule. Dadurch ist es möglich, mit steigender Taktflanke des Steuersignals VGS0 auch das Steuersignal VGS1 des Ringzählers auszugeben und damit den ersten Strang zu aktivieren. Die Zeitdauer, in der der Schalter S0 geschlossen ist, wird durch einen Faktor k·VI1 bestimmt. VI1 ist dabei die vom Spannungsintegrator 1 abgegebene Spannung, die sich während der Zeitdauer bis zum Zeitpunkt T1 weiterhin erhöht. Dies ergibt sich daraus, dass das Referenzsignal Ref1 aufgrund des geschlossenen Schalters vom Speicher CI1 aufintegriert wird.With a rising clock edge of a clock signal CLK, the control signal VGS0 is activated, so that the coil L is energized. As a result, the point VX of the current source is pulled to the reference potential GND. Neglecting diode D0, VLED shows the potential at point VX during the charging phase of the coil. This makes it possible to output with increasing clock edge of the control signal VGS0 and the control signal VGS1 of the ring counter and thus to activate the first strand. The time duration in which the switch S0 is closed is determined by a factor k · VI1. VI1 is the voltage delivered by the voltage integrator 1, which continues to increase during the time period until the time T1. This results from the fact that the reference signal Ref1 is integrated by the memory CI1 due to the closed switch.

Bei Erreichen des zeitlichen Endes von TON des Aktivierungssignals VGS0 oder bei erreichen eines Spulenstromes I-Spule, vorgegeben durch k·VI1, wird der Schalter S0 geöffnet und die in der Spule L gespeicherte Energie entlädt sich über den Entladestrom I-Last1 des Stranges S1. Der Entladestrom führt zu einem Spannungssignal Vsense1, welches aufintegriert wird und das bisher aufintegrierte Referenzsignal Ref1 kompensiert.Upon reaching the end of time TON of the activation signal VGS0 or when reaching a coil current I-coil, given by k · VI1, the switch S0 is opened and stored in the coil L energy is discharged via the discharge current I-Last1 of the strand S1. The discharge current leads to a voltage signal Vsense1, which is integrated and compensates for the previously integrated reference signal Ref1.

Der Zeitpunkt T6 entspricht dem Zeitpunkt T0, der Ringzähler hat zu diesem Zeitpunkt jeden Laststrang einmal zyklisch angesteuert. Im eingeschwungenen Zustand sind die Integratorausgangspotentiale zu beiden Zeitpunkten T0 und T6 gleich. Ist es indes zu T6 höher als zu T0, bedeutet dies, dass für den zugehörigen Laststrang zu wenig Energie in der Spule in der vorangegangenen Periode gespeichert wurde. Ist das Potential zu T6 niedriger als zu T0, wurde in der vorangegangenen Periode zu viel Energie in der Spule gespeichert und die ”An-Zeit” des Schalters S0 kann verringert werden.The time T6 corresponds to the time T0, the ring counter has driven at this time each load line once cyclically. In the steady state, the integrator output potentials are the same at both times T0 and T6. If, however, it is higher at T6 than at T0, this means that too little energy has been stored in the coil in the previous period for the associated load line. If the potential at T6 is lower than at T0, too much energy has been stored in the coil in the previous period and the on-time of the switch S0 can be reduced.

Bei Erreichen der nächsten steigenden Taktflanke zum Zeitpunkt T2 wird der Schalter S0 durch das Steuersignal VGS0 erneut geschlossen und gleichzeitig der Schalter S2 durch das vom Ringzähler abgegebene Steuersignal VGS2 aktiviert. Damit wird der Ladestrang 2 an die Stromquelle angeschlossen. Die Zeitdauer, in der der Schalter S0 geschlossen bleibt, wird jetzt durch den Faktor k multipliziert mit dem Spannungssignal VI2 des zweiten Spannungsintegrators vorgegeben. Bei Erreichen des vorgegebenen Wertes wird der Schalter S0 geöffnet, sodass der in der Spule aufgebaute Strom durch den zweiten Ladestrang als Entladestrom I-Last2 fließt. Dies erzeugt über den Messwiderstand R2 das Spannungssignal Vsense2, was im Spannungsintegrator 2 integriert und von dem fortwährend aufintegrierten Referenzsignal Ref2 abgezogen wird.When the next rising clock edge is reached at time T2, the switch S0 is again closed by the control signal VGS0 and at the same time the switch S2 is activated by the control signal VGS2 delivered by the ring counter. Thus, the charging line 2 is connected to the power source. The time period in which the switch S0 remains closed is now predetermined by the factor k multiplied by the voltage signal VI2 of the second voltage integrator. When the predetermined value is reached, the switch S0 is opened, so that the current built up in the coil flows through the second charging line as discharge current I-Last2. This generates via the measuring resistor R2, the voltage signal Vsense2, which is integrated in the voltage integrator 2 and subtracted from the continuously integrated reference signal Ref2.

Bei Erreichen der nächsten steigenden Taktflanke wird der zweite Ladestrang abgeschaltet und der dritte Ladestrang durch den Ringzähler aktiviert. Gleichzeitig wird wieder der Schalter S0 der Stromquelle geschlossen und ein Strom in der Spule aufgebaut. Die Zeitdauer des geschlossenen Schalters S0 für den dritten Ladestrang ist gegeben durch die Proportionalitätskonstante k multipliziert mit dem Integratorsignal VI3. Nach Ablauf dieser Zeitperiode wird der Schalter S0 geöffnet, sodass der aufgebaute Strom in der Spule über den Laststrang 3 fließt und den Kondensator C3 auflädt. Das integrierte Spannungssignal Vsense3 wird vom integrierten Referenzsignal REF3 abgezogen.When the next rising clock edge is reached, the second charging line is switched off and the third charging line is activated by the ring counter. At the same time, the switch S0 of the current source is closed again and a current is built up in the coil. The duration of the closed switch S0 for the third charging line is given by the proportionality constant k multiplied by the integrator signal VI3. After this period of time, the switch S0 is opened so that the built-up current in the coil flows across the load line 3 and charges the capacitor C3. The integrated voltage signal Vsense3 is subtracted from the integrated reference signal REF3.

Abhängig von dem Integratorsignal bei Beginn einer zugehörigen Taktflanke wird die Periodendauer zur Aktivierung des Schalters S0 verkürzt bzw. ausgedehnt. Sofern die in der Spule gespeicherte Energie nicht ausreicht, ist das Integratorsignal gegenüber der vorangegangenen Aktivierungsperiode größer. Dies zeigt an, den Ladevorgang länger auszugestalten. Wenn hingegen zu viel Strom durch den entsprechenden Laststrang floss, wird die Zeitdauer für den nächsten Ladepuls für den entsprechenden Laststrang kürzer.Depending on the integrator signal at the beginning of an associated clock edge, the period for the activation of the switch S0 is shortened or expanded. If the energy stored in the coil is insufficient, the integrator signal is larger than the previous activation period. This indicates that the charging process is longer. If, on the other hand, too much current flowed through the corresponding load line, the time duration for the next charging pulse for the corresponding load line becomes shorter.

Durch die Einstellung des Referenzsignals für den jeweiligen Laststrang lässt sich insbesondere bei LED-Serienschaltungen ein LED-Strom und damit eine Helligkeit eines jeden LED-Strangs einstellen. Zudem ist es in der gezeigten Anordnung möglich, durch entsprechend erzeugte PWM-Signale einzelne Laststränge selektiv für ganze Perioden zu aktivieren bzw. zu deaktivieren.By setting the reference signal for the respective load string can be set, in particular in LED series circuits, an LED current and thus a brightness of each LED strand. In addition, in the arrangement shown, it is possible to selectively activate or deactivate individual load strings for whole periods by means of correspondingly generated PWM signals.

13 zeigt ein Signal-Zeit-Diagramm, bei der der Ringzähler durch eine geeignete Ansteuerung einzelne Laststränge selektiv aktivieren bzw. deaktivieren kann. Im Ausführungsbeispiel sind für den ersten Zyklus alle drei LED-Laststränge aktiviert, wie dies durch die entsprechenden Steuersignale VGS1, VGS2 und VGS3 dargestellt ist. Im zweiten Ringzählerzyklus bleibt der zweite LED-Strang deaktiviert. Dazu werden die Steuersignale VGS0 und VGS2 zu den entsprechenden Zeitpunkten unterdrückt, deren Taktflanken werden deaktiviert und der Pegel bleibt niedrig. Im dritten Zyklus schließlich wird der dritte LED-Strang ausgeschaltet, indem die Steuersignals VGS0 und VGS3 unterdrückt werden. Im letzten Zyklus des Ringzählers ist schließlich lediglich der dritte LED-Strang aktiv, die beiden ersten LED-Stränge 1 und 2 bleiben hingegen ausgeschaltet. Durch das Unterdrücken des Steuersignals VGS0 wird ein Ladestrom verhindert. Gleichzeitig ist die Steuerschaltung der Einheit LED_PWM Control derart ausgelegt, dass sie Ansteuersignale an die jeweiligen Schalter zwischen dem Referenzanschluss und dem Integrationskondensator des Spannungsintegrators abgibt. Zum Abschalten eines Laststranges ist es erforderlich, auch das Referenzsignal für einen vollständigen Zyklus des Ringzählers zu deaktivieren, um eine weitere Integration und damit einen falschen Ausgangswert im Integratorsignal zu verhindern. 13 shows a signal-time diagram in which the ring counter can selectively activate or deactivate individual load strings by a suitable control. In the exemplary embodiment, all three LED load strings are activated for the first cycle, as shown by the corresponding control signals VGS1, VGS2 and VGS3. In the second ring counting cycle, the second LED string remains deactivated. For this purpose, the control signals VGS0 and VGS2 are suppressed at the respective times, their clock edges are deactivated and the level remains low. Finally, in the third cycle, the third LED string is turned off by suppressing the control signals VGS0 and VGS3. Finally, in the last cycle of the ring counter, only the third LED string is active, but the first two LED strings 1 and 2 remain switched off. By suppressing the control signal VGS0 a charging current is prevented. At the same time, the control circuit of the unit LED_PWM Control is designed such that it outputs control signals to the respective switches between the reference terminal and the integration capacitor of the voltage integrator. To turn off a load string, it is necessary to disable the reference signal for a complete cycle of the ring counter in order to prevent further integration and thus a false output value in the integrator signal.

Diese Ausgestaltung eignet sich besonders für einen diskontinuierlichen Betriebsmodus, bei dem der in der Spule L der Stromquelle aufgebaute Strom während der Aktivierung des entsprechenden Laststranges auf null zurückgeht.This embodiment is particularly suitable for a discontinuous mode of operation, in which the current built up in the coil L of the current source decreases to zero during activation of the corresponding load string.

Eine Steuerung für eine kontinuierliche Betriebsart, bei der der Strom in der Spule L nicht auf null zurückgeht, ist komplizierter. In diesen Fallen sollte die Steuerschaltung nur alle aktiven Laststränge für aufeinanderfolgende Zyklen der DC/DC-Stromquelle mit Hilfe des Ringzählers rotierend ansteuern. Mit weniger aktiven Laststrängen wird jeder der aktiven Laststränge Strompule mit einer höheren Frequenz erhalten.A controller for a continuous mode in which the current in the coil L does not go back to zero is more complicated. In these cases, the control circuit should only rotate all active load strings for successive cycles of the DC / DC current source using the ring counter. With less active load strings, each of the active load strings will receive current coil with a higher frequency.

Der Spannungsintegrator muss mit seiner Rückkopplung zur DC/DC_Steuerschaltung die Höhe der Strompulse geeignet verringern, um den korrekten durchschnittlichen Strom zu ermitteln.The voltage integrator, with its feedback to the DC / DC control circuit, must properly reduce the magnitude of the current pulses to determine the correct average current.

10 zeigt schließlich eine Ausführungsform mit einer unterschiedlich ausgebildeten Stromquelle. In dieser Ausgestaltung ist die Stromquelle als Buck-Typ DC/DC-Konverter ausgeführt, im Gegensatz zu den bislang gezeigten Boost-Typen. Hierzu umfasst die Stromquelle zwei in Reihe geschaltete Transistoren S0P und S0N, die durch Steuersignale VG0N und VG0P eines DC/DC-Spannungsregulators angesteuert werden. Ein zwischen den Transistoren liegender Knoten VX ist über eine Spule an die einzelnen Laststränge Strang 1 bis Strang 3 angeschlossen. 10 Finally, shows an embodiment with a different trained power source. In this embodiment, the power source is designed as a buck-type DC / DC converter, in contrast to the boost types shown so far. For this purpose, the current source comprises two series-connected transistors S0P and S0N, which are controlled by control signals VG0N and VG0P of a DC / DC voltage regulator. A lying between the transistors node VX is connected via a coil to the individual load strings strand 1 to strand 3.

Gegenüber dem bislang beschriebenen System mit Boost-Typ-Stromquellen werden hier bereits die LED-Stränge mit Strom versorgt, wenn ein Strom durch Aktivieren des Transistors S0P mittels des Steuersignals VG0P in die Spule L aufgebaut wird. Damit muss die Ansteuerung der einzelnen Laststränge über die Schalter S1 bis S3 bereits zum Start eines Zyklus der Stromquelle erfolgen und nicht erst nach dem Abschalten, wie dies beispielsweise in den 5 und 6 beschrieben ist. Ansonsten funktioniert der Betrieb dieser Anordnung ähnlich wie in den vorangehend beschriebenen Ausführungsformen.Compared to the system described so far with boost-type current sources, the LED strings are already supplied with current here when a current is established by activating the transistor S0P by means of the control signal VG0P in the coil L. Thus, the control of the individual load strings via the switches S1 to S3 must already be done to start a cycle of the power source and not only after switching off, as for example in the 5 and 6 is described. Otherwise, the operation of this arrangement works similarly as in the previously described embodiments.

In einer diskontinuierlichen Betriebsart lassen sich einzelne Laststränge aktivieren bzw. deaktivieren. Sofern wenigstens ein LED-Strang pro Zyklus der Stromquelle aktiv ist, werden die Schalter der DC/DC-Stromquelle bedient. Wenn alle Stränge deaktiviert werden, muss der letzte Strang so lange aktiv bleiben, bis der Strom in der Spule L auf null abgefallen ist. Ähnlich in der in 7 beschriebenen Ausführungsform erzeugt der letzte aktive LED-Strang während eines Zyklus der Stromquelle in der Kette von LED-Strängen das Rückkoppelsignal zur Steuerung des DC/DC-Spannungsregulators der Stromquelle. Wird die in 10 dargestellte Zeitmultiplex-Schaltung in ähnlicher Weise wie in 11 implementiert, werden auch hier die einzelnen Stränge nacheinander durch den Ringzähler angesteuert. Bei einer Reduzierung der aktiven Laststränge erhält jeder aktive Laststrang einen Stromimpuls mit einer höheren Frequenz. Entsprechend werden die Strompulse durch die Rückkopplung der Spannungsintegratoren an die DC/DC-Steuerschaltung verringert, um den korrekten durchschnittlichen Strom beizubehalten.In a discontinuous operating mode, individual load strings can be activated or deactivated. If at least one LED string is active per cycle of the current source, the switches of the DC / DC current source are operated. When all strings are disabled, the last string must remain active until the current in coil L has dropped to zero. Similar in the in 7 In the described embodiment, the last active LED string generates the feedback signal for controlling the DC / DC voltage regulator of the current source during one cycle of the current source in the string of LED strings. Will the in 10 illustrated time-division multiplex circuit in a similar manner as in 11 implemented here, the individual strands are controlled one after the other by the ring counter. With a reduction of the active load strings, each active load string receives a current pulse with a higher frequency. Accordingly, the current pulses are reduced by the feedback of the voltage integrators to the DC / DC control circuit to maintain the correct average current.

14 zeigt eine weitere Ausführungsform der Erfindung, bei der das vorgeschlagene Prinzip einer Ansteuerung mittels Zeitmultiplexverfahrens konsequent weiterverfolgt wird. Im Besonderen ist hier ein einzelner Spannungsintegrator vorgesehen, der gemeinsam für die angeschlossenen Laststränge verwendet wird. Wie dargestellt, umfasst die Anordnung eine Stromquelle mit einem DC/DC-Regulator, dem zur Steuerung ein Taktsignal CLK, ein Aktivierungssignal active sowie ein Spannungssteuersignal VFB zugeführt wird. Letzteres dient zur Einstellung der Zeitdauer für das Steuersignal VGS0 während einer Taktperiode. Der DC/DC-Regulator ist ausgangsseitig an den Schalter S0 angeschlossen, der über die Spule L mit dem Versorgungspotentialanschluss gekoppelt ist. Am Knoten VX sind über eine optionale Diode D0 drei Laststränge Strang 1, Strang 2 und Strang 3 parallel angeordnet. 14 shows a further embodiment of the invention, in which the proposed principle of control by means of time-division multiplexing consistently pursued. In particular, a single voltage integrator is provided here, which is used jointly for the connected load strings. As shown, the arrangement comprises a current source with a DC / DC regulator to which a clock signal CLK, an activation signal active and a voltage control signal VFB are supplied for control purposes. The latter is used to set the time duration for the control signal VGS0 during one clock period. The DC / DC regulator is connected on the output side to the switch S0, which is coupled to the supply potential connection via the coil L. At node VX three load strings strand 1, strand 2 and strand 3 are arranged in parallel via an optional diode D0.

Jeder Laststrang umfasst einen Lastwiderstand, der parallel zu einer Kapazität C1, C2 oder C3 geschaltet ist. In Serie zu der Parallelschaltung der jeweiligen Last und dem zugeordneten Ladungsspeicher ist jeweils eine Diode D1, D2 oder D3 vorgesehen, und ein Schalter S1, S2 und S3 angeschlossen. Die Schalter werden durch entsprechende Steuersignale VGS1, VGS2 und VGS3 angesteuert, die wiederum von einem Ringzähler erzeugt werden. Alle Schalter sind darüber hinaus mit einem gemeinsamen Strommesswiderstand RS verbunden. Über diesen fällt im Betrieb eines jeden Laststranges eine Spannung ab, die sich aus dem Strom durch den jeweils aktivierten Laststrang und dem Widerstand des Messwiderstandes RS ergibt.Each load string includes a load resistor connected in parallel with a capacitor C1, C2 or C3. In series with the parallel connection of the respective load and the associated charge store, a diode D1, D2 or D3 is provided in each case, and a switch S1, S2 and S3 are connected. The switches are controlled by corresponding control signals VGS1, VGS2 and VGS3, which in turn are generated by a ring counter. All switches are also connected to a common current sense resistor RS. Over this falls in the operation of each load string from a voltage that is derived from the current through the respectively activated load line and the resistance of the measuring resistor RS results.

Der Spannungsabfall wird einem gemeinsamen Spannungsintegrator zugeführt. Dieser umfasst einen Eingangswiderstand Rin, der an den Knoten des Messwiderstandes RS angeschlossen ist sowie einen Referenzwiderstand Rref zur Zuführung unterschiedlicher Referenzsignale Ref1, Ref2 und Ref3. Mit den beiden Widerständen Rin und Rref sind zudem parallele Ladungsspeicher CI1, CI2 und CI3 verbunden, die als Integratoren dienen. Die Anzahl der parallel angeordneten Ladungsspeicher entspricht der Anzahl der parallel geschalten Laststränge im Ausführungsbeispiel. Abhängig von dem gerade aktivierten Laststrang kann über entsprechende Schalter einer der Kondensatoren mit dem Ausgangsoperationsverstärker OP des gemeinsamen Spannungsintegrators verbunden werden. Zudem ist ein Schalter zwischen den Referenzanschlüssen und dem Referenzwiderstand Rref vorgesehen, sodass im Betrieb das jeweilig korrekte Referenzsignal an den Widerstand Rref angeschlossen wird. Der Ausgang des Operationsverstärkers mit seinem Steuersignal VFB ist mit dem entsprechenden Steuersignaleingang des DC/DC-Regulators verbunden.The voltage drop is fed to a common voltage integrator. This comprises an input resistor Rin, which is connected to the node of the measuring resistor RS and a reference resistor Rref for supplying different reference signals Ref1, Ref2 and Ref3. Parallel to the two resistors Rin and Rref are also connected parallel charge accumulators CI1, CI2 and CI3, which serve as integrators. The number of parallel charge accumulators corresponds to the number of load shafts connected in parallel in the exemplary embodiment. Depending on the currently activated load string, one of the capacitors can be connected to the output operational amplifier OP of the common voltage integrator via corresponding switches. In addition, a switch between the reference terminals and the reference resistor Rref is provided so that in operation the respective correct reference signal is connected to the resistor Rref. The output of the operational amplifier with its control signal VFB is connected to the corresponding control signal input of the DC / DC regulator.

Entsprechend dem Zeitdiagramm der 13 wird mit jeder steigenden Taktflanke des Taktsignals CLK das Steuersignal VGS0 zur Ansteuerung des Schalters S0 der Stromquelle erzeugt. Die Zeitdauer, in der der Schalter S0 geschlossen ist und damit ein Strom in der Spule L aufgebaut wird, wird in Abhängigkeit des Steuersignals VFB eingestellt. Zu dem Zweck einer Helligkeitssteuerung erzeugt die LED PWM-Kontrollschaltung PWM-Signale PWM1, PWM2 und PWM3 entsprechend der zu aktivierenden Laststränge Strang 1, Strang 2 und Strang 3. Wird beispielsweise Laststrang 1 aktiviert, so erzeugt der Ringzähler das Signal State1 und die LED PWM-Kontrollschaltung das Steuersignal PWM1. Diese beiden werden dem Logikgatter AND zugeführt, das daraufhin das Steuersignal active für den DC/DC-Regulator abgibt. Gleichzeitig wird dieses Aktivsignal auf den jeweiligen Schalter des gemeinsamen Spannungsintegrators zugeführt. In Antwort auf diese Signale State1 und PWM1 wird der Schalter für das Referenzsignal REF1 und Kondensator CI1 geschlossen. Der DC/DC-Regulator erzeugt das Steuersignal VGS0 mit steigender Taktflanke des Taktsignals CLK, wobei die Zeitdauer für das Steuersignal VGS0 durch das Steuersignal VFB vorgegeben ist. Gleichzeitig aktiviert der Ringzähler mit seinem Signal State1 den Schalter S1 und damit den ersten Laststrang.According to the time diagram of 13 With each rising clock edge of the clock signal CLK, the control signal VGS0 for driving the switch S0 of the current source is generated. The period of time in which the switch S0 is closed and a current is built up in the coil L is set in response to the control signal VFB. For the purpose of brightness control, the LED PWM control circuit generates PWM signals PWM1, PWM2 and PWM3 according to the load strings strand 1, string 2 and string 3 to be activated. If, for example, load string 1 is activated, the ring counter generates the signal State1 and the LED PWM Control circuit, the control signal PWM1. These two are supplied to the logic gate AND, which then outputs the control signal active for the DC / DC regulator. At the same time, this active signal is supplied to the respective switch of the common voltage integrator. In response to these signals State1 and PWM1, the switch for the reference signal REF1 and capacitor CI1 is closed. The DC / DC regulator generates the control signal VGS0 with rising clock edge of the clock signal CLK, wherein the time duration for the control signal VGS0 is predetermined by the control signal VFB. At the same time the ring counter activates with its signal State1 the switch S1 and thus the first load string.

Nach Ablauf der vorgegebenen Zeitdauer wird der Schalter S0 geöffnet, sodass der nun in der Spule L aufgebaute Strom über den Laststrang 1 fließt. Der Laststrom I-last1 wird am Widerstand RS in ein Spannungssignal umgewandelt und im Spannungsintegrator von dem bislang durch das Referenzsignal REF1 aufintegrierten Signal abgezogen.After the predetermined period of time, the switch S0 is opened so that the current now built up in the coil L flows through the load line 1. The load current I-last1 is converted at the resistor RS into a voltage signal and subtracted in the voltage integrator from the signal previously integrated by the reference signal REF1.

Bei fallender Taktflanke des Signals State1 vom Ringzähler öffnet der Schalter Si des ersten Laststranges sowie die Schalter für das Referenzsignal Ref1 und dem Kondensator CI1. Das nun im Kondensator CI1 gespeicherte Signal wird im nächsten Zyklus für den Laststrang 1 ausgewertet, um erneut die Zeitdauer für das Steuersignal VGS0 zu bestimmen. Gleichzeitig erzeugt der Ringzähler das Steuersignal State2 und aktiviert damit den zweiten Laststrang. Das Logikgatter erzeugt das entsprechende Aktivsignal zusammen mit dem Steuersignal PWM2, aktiviert den DC/DC-Regulator und schließt die Schalter im gemeinsamen Spannungsintegrator für den Kondensator CI2 und das Referenzsignal Ref2. Der im Kondensator CI2 gespeicherte Spannungswert des vorangegangenen Zyklus bildet das Steuersignal VFB, welches für die Zeitdauer des Signals VGS0 des DC/DC-Regulators verwendet wird. Nach dem Stromaufbau in der Spule L wird der Schalter S0 geöffnet und der Spulenstrom fließt als Laststrom I-Last2 durch den zweiten Laststrang.When the clock edge of the signal State1 from the ring counter falls, the switch Si of the first load string and the switches for the reference signal Ref1 and the capacitor CI1 open. The signal now stored in the capacitor CI1 is evaluated in the next cycle for the load line 1 to again determine the time duration for the control signal VGS0. At the same time, the ring counter generates the control signal State2 and thus activates the second load line. The logic gate generates the corresponding active signal together with the control signal PWM2, activates the DC / DC regulator and closes the switches in the common voltage integrator for the capacitor CI2 and the reference signal Ref2. The voltage value of the preceding cycle stored in the capacitor CI2 forms the control signal VFB which is used for the duration of the signal VGS0 of the DC / DC regulator. After the current build-up in the coil L, the switch S0 is opened and the coil current flows as load current I-Last2 through the second load line.

In Strommesswiderstand RS erzeugt der zweite Laststrom I-Last2 ein Spannungssignal, welche über den Widerstand Rin im Kondensator CI2 vom bis dahin aufintegrierten zweiten Referenzsignal Ref2 subtrahiert wird. Der Ringzähler deaktiviert das Signal State2 und schaltet nun den dritten Laststrang hinzu.In current sense resistor RS, the second load current I-Last2 generates a voltage signal, which is subtracted via the resistor Rin in the capacitor CI2 from the previously integrated up to the second reference signal Ref2. The ring counter deactivates the signal State2 and now adds the third load line.

Dieses zyklische Durchwechseln der verschiedenen Laststränge wiederholt sich für jeden Laststrang, der nach dem Steuersignal der LED_PWM-Kontrollsschaltung aktiviert werden soll. Wird ein Laststrang ausgelassen, so wird während dieser Zeitdauer das entsprechende Steuersignal PWM auf einem niedrigen Pegel gelegt. Dadurch bleiben die Schalter des gemeinsamen Spannungsintegrators während dieser Zeitdauer geöffnet und der DC/DC-Regulator während dieser Zeit abgeschaltet. Der Ringzähler erzeugt ebenso wenig ein entsprechendes Statussignal.This cycling of the various load strings is repeated for each load string to be activated after the control signal of the LED_PWM control circuit. If a load string is omitted, the corresponding control signal PWM is set to a low level during this period. As a result, the switches of the common voltage integrator remain open during this period and the DC / DC regulator is turned off during this time. The ring counter also does not generate a corresponding status signal.

Eine weitere Ausführungsform zeigt die 15. Bei dieser wird eine digitale Auswertelogik benutzt, um das Steuersignal für den DC/DC-Regulator zu erzeugen. Dadurch kann der gemeinsame Spannungsintegrator lediglich mit einem einzelnen Kondensator CI implementiert werden. Dieser wird vor jedem Aktivieren eines einzelnen Laststranges durch ein Resetsignal Reset entladen.Another embodiment shows the 15 , In this case, a digital evaluation logic is used to generate the control signal for the DC / DC regulator. Thereby, the common voltage integrator can be implemented with only a single capacitor CI. This is discharged before each activation of a single load string by a reset signal Reset.

Der Spannungsintegrator umfasst neben einem Eingangswiderstand Rin, der einen Messwiderstand RS angeschlossen ist sowie einen Referenzwiderstand Rref, an den die Referenzsignale Ref1, Ref2 oder Ref3 angelegt werden können. Ein gemeinsamer Kondensator CI dient zum Aufintegrieren der verschiedenen Referenzsignale sowie des aus dem Laststrom abgeleiteten Spannungssignals. Ausgangsseitig ist der Operationsverstärker des Spannungsintegrators an einen Komparator angeschlossen, der ein einfaches Steuersignal UP/DOWN erzeugt. Dieses wird einer Speichereinheit zugeführt, die in dieser Ausführung aus drei Zählern besteht.The voltage integrator comprises, in addition to an input resistor Rin, which is connected to a measuring resistor RS and a reference resistor Rref, to which the reference signals Ref1, Ref2 or Ref3 can be applied. A common capacitor CI serves to integrate the various reference signals and the voltage signal derived from the load current. On the output side, the operational amplifier of the voltage integrator is connected to a comparator, which generates a simple control signal UP / DOWN. This is fed to a memory unit, which consists of three counters in this embodiment.

Jeder Zähler ist mit seinem Takteingang CLKN an den Ausgang des Logikgatters angeschlossen und wertet somit das Signal des Ringzählers und das dazugehörige Steuersignal PWM aus. Mit jedem Takt dieses Signals, das heißt am Ende der aktiven Zeit eines Laststranges wird der angesteuerte Zähler gemäß dem zugeführten Signal UP/DOWN inkrementiert beziehungsweise dekrementiert. Der Wert dieses Zählers, der in einem digitalen Multiplexer aufbereitet wird, bildet das digitale Steuersignal digitalFB für den DC/DC-Regulator und bestimmt damit die Zeitdauer des Steuersignals VGS0 im nächsten Zyklus.Each counter is connected with its clock input CLKN to the output of the logic gate and thus evaluates the signal of the ring counter and the associated control signal PWM. With each clock of this signal, that is at the end of the active time of a load string, the controlled counter is incremented or decremented in accordance with the supplied signal UP / DOWN. The value of this counter, which is conditioned in a digital multiplexer, forms the digital control signal digitalFB for the DC / DC regulator and thus determines the duration of the control signal VGS0 in the next cycle.

In dieser Implementation wird im Spannungsintegrator lediglich ein Kondensator benötigt. Eine Speicherung der Zeitdauerwerte erfolgt in einem nachgeschalteten Speicher. Dadurch lässt sich die Versorgungsschaltung auch zurücksetzen, ohne dass eine zusätzliche aufwändige Einschwingphase bei einem erneuten Aktivieren der Versorgungsschaltung notwendig ist. In diesen Fällen lassen sich die in den Zählern gespeicherten Werte direkt zur Einstellung der Zeitdauer für das Steuersignal VGS0 nutzen. Andererseits ist die Genauigkeit der Zeitdauer von der Tiefe der verwendeten Zähler abhängig. Anstatt des Komparators lässt sich diesbezüglich auch ein Analog/Digital-Wandler verwenden, der direkt das vom Operationsverstärker OP des Spannungsintegrators abgegebenen Signals in einen digitalen Wert umwandelt. Dieses ADC Ausgangssignal kann zum aktuellen Zählerstand entsprechend addiert den neuen Zählerstand für den nächsten Zyklus dieses Stranges ergeben.In this implementation, only one capacitor is needed in the voltage integrator. The duration values are stored in a downstream memory. As a result, the supply circuit can also be reset without the need for an additional complex transient phase when the supply circuit is reactivated. In these cases, the values stored in the counters can be used directly to set the time duration for the control signal VGS0. On the other hand, the accuracy of the time depends on the depth of the meters used. Instead of the comparator can be used in this regard, an analog / digital converter, which directly converts the output from the operational amplifier OP of the voltage integrator signal into a digital value. This ADC output signal can add up to the current counter reading, adding up to the new count for the next cycle of this string.

BezugszeichenlisteLIST OF REFERENCE NUMBERS

1010
Stromquellepower source
1212
Versorgungsanschlusssupply terminal
1111
Steueranschlusscontrol connection
1313
Versorgungsanschlusssupply terminal
2020
Diodediode
3030
Kondensatorcapacitor
4040
Zeit-Multiplex-KontrollschaltungTime division control circuit
5050
SystemtakterzeugungSystem clock generation
6060
Sensorsensor
D1, D2, D3D1, D2, D3
Diodendiodes
S1, S2, S3S1, S2, S3
Schalterswitch
R1, R2, R3R1, R2, R3
MesswiderständeSense resistors
Strang 1Strand 1
LaststrangLast train
Strang 2Strand 2
LaststrangLast train
Strang 3Strand 3
LaststrangLast train
Vd1, Vd2, Vd3Vd1, Vd2, Vd3
Spannungsabfallvoltage drop
C1, C2, C3C1, C2, C3
Ladungsspeichercharge storage
LL
SpuleKitchen sink
S0S0
Schalterswitch
VLX, VXVLX, VX
Knotennode
VG0N, VG0PVG0N, VG0P
Signalesignals
Vsense1Vsense1
Spannungssignalvoltage signal
Vsense2Vsense2
Spannungssignalvoltage signal
Vsense3Vsense3
Spannungssignalvoltage signal
State1, 2, 3State1, 2, 3
Steuersignalcontrol signal
PWM1, PWM2PWM1, PWM2
Steuersignalcontrol signal
PWM3PWM3
Steuersignalcontrol signal

Claims (11)

Gesteuerte Versorgungsschaltung zur Versorgung von wenigstens zwei damit verbundener Lasten, umfassend: – eine getaktet betreibbare Stromquelle (10) mit einem Steuereingang (11) zur Stromeinstellung; – wenigstens zwei Laststränge, die parallel zwischen einen mit der Stromquelle (10) gekoppelten Versorgungsanschluss (13) und einen Referenzanschluss (GND) geschaltet sind, wobei jeder Laststrang aufweist: – eine Last sowie einen parallel zu der Last geschalteten Ladungsspeicher (C1, C2, C3); – einen Schalter (S1, S2, S3) zum selektiven Schalten des Strompfades des Laststranges; – einen Sensor (60) zum Erfassen eines durch den Schalter geschalteten Laststrang (Last1, Last2, Last3) fließenden Stromes; – eine Steuerschaltung (RS-Flip-Flop), die mit dem Schalter (S1, S2, S3) eines jeden Laststrangs (Last1, Last2, Last3) und dem Sensor (60) gekoppelt ist, zum zyklischen Ansteuern der Laststränge durch ein gemeinsames Aktivieren eines jeden Laststranges und nachfolgendes Abschalten der Lastränge in Abhängigkeit eines vom Sensor abgegebenen Bewertungsssignals.A controlled supply circuit for supplying at least two loads connected thereto, comprising: - a clocked current source ( 10 ) with a control input ( 11 ) for current adjustment; At least two load strings connected in parallel between one and the power source ( 10 ) coupled supply connection ( 13 ) and a reference terminal (GND), each load string comprising: - a load and a charge store (C1, C2, C3) connected in parallel with the load; A switch (S1, S2, S3) for selectively switching the current path of the load string; A sensor ( 60 ) for detecting a current flowing through the switch load line (Last1, Last2, Last3) current; A control circuit (RS flip-flop) connected to the switch (S1, S2, S3) of each load string (Last1, Last2, Last3) and the sensor ( 60 ) is coupled to the cyclical driving of the load strings by a common activation of each load string and subsequent switching off of the load length in response to an evaluation signal output by the sensor. Die Versorgungsschaltung nach Anspruch 1, bei der jeder der wenigstens zwei Laststränge einen Sensor (60) zum Erfassen eines fließenden Stromes umfasst.The supply circuit of claim 1, wherein each of the at least two load strings comprises a sensor ( 60 ) for detecting a flowing stream. Die Versorgungsschaltung nach Anspruch 1 oder 2, bei der der Steuereingang (11) der Stromquelle (10) mit dem Sensor (60) gekoppelt ist.The supply circuit according to claim 1 or 2, wherein the control input ( 11 ) of the power source ( 10 ) with the sensor ( 60 ) is coupled. Die Versorgungsschaltung nach einem der Ansprüche 1 bis 3, bei der während einer ersten Phase eines Taktzyklus die Stromquelle aktiviert ist und während einer nachfolgenden zweiten Phase des Taktzyklus die Steuerschaltung die Laststränge ansteuert. The supply circuit of any one of claims 1 to 3, wherein during a first phase of a clock cycle the current source is activated and during a subsequent second phase of the clock cycle the control circuit drives the load strings. Die Versorgungsschaltung nach einem der Ansprüche 1 bis 4, bei der jeder Laststrang weiterhin aufweist: – eine Diode (D1, D2, D3), vorzugsweise eine Schottky-Diode, die in Serie mit dem Schalter (S1, S2, S3) und der Parallelschaltung von Ladungsspeicher und Last angeschlossen ist.The supply circuit of any one of claims 1 to 4, wherein each load string further comprises: - A diode (D1, D2, D3), preferably a Schottky diode, which is connected in series with the switch (S1, S2, S3) and the parallel circuit of charge storage and load. Die Versorgungsschaltung nach einem der Ansprüche 1 bis 5, umfassend wenigstens eines der folgenden Elemente: – ein eine Induktivität aufweisendes Element (L), welches zwischen einem Versorgungspotentialanschluss (VIN) und den Laststrängen angeordnet ist; – eine Diode (D0), vorzugsweise eine Schottky-Diode, die kathodenseitig an die wenigstens zwei Laststränge und anodenseitig an den Versorgungsanschluss (13) angeschlossen ist; – einen Ladungsspeicher (C0), der parallel zu den wenigstens zwei Laststrängen geschaltet ist.The supply circuit according to one of claims 1 to 5, comprising at least one of the following elements: - an inductance-having element (L), which is arranged between a supply potential terminal (VIN) and the load strings; A diode (D0), preferably a Schottky diode, on the cathode side to the at least two load strings and on the anode side to the supply terminal ( 13 ) connected; - A charge storage (C0), which is connected in parallel to the at least two load strands. Die Versorgungsschaltung nach einem der Ansprüche 1 bis 6, wobei der Sensor einen Strom-Spannungswandler (R1, R2, R3) umfasst, sowie einen Spannungsintegrator, der abhängig von einem Referenzsignal (Ref1, Ref2, Ref3) und einem vom Sensor bereitgestellten aufintegrierten Signal ein Bewertungssignal (VI1, VI2, VI3, VIX) an die Steuerschaltung abgibt.The supply circuit according to one of claims 1 to 6, wherein the sensor comprises a current-voltage converter (R1, R2, R3), and a voltage integrator which depends on a reference signal (Ref1, Ref2, Ref3) and an integrated signal provided by the sensor Judgment signal (VI1, VI2, VI3, VIX) outputs to the control circuit. Die Versorgungsschaltung nach Anspruch 7, bei der der Spannungsintegrator einen Operationsverstärker (OP) und einen zwischen einen Eingang und einen Ausgang des Operationsverstärkers geschalteten Ladungsspeicher (CI1, CI2, CI3) umfasst, wobei der Spannungsintegrator zur Differenzbildung aus dem Referenzsignal und einem Signal des Strom-Spannungswandlers (R1, R2, R3) ausgeführt ist.The supply circuit according to claim 7, wherein the voltage integrator comprises an operational amplifier (OP) and a charge store (CI1, CI2, CI3) connected between an input and an output of the operational amplifier, the voltage integrator being used for subtraction from the reference signal and a signal from the current source. Voltage converter (R1, R2, R3) is executed. Die Versorgungsschaltung nach einem der Ansprüche 1 bis 8, bei der die Steuerschaltung wenigstens einen Kontrolleingang umfasst, zum selektiven Aktivieren oder Deaktivieren mindestens eines der wenigstens zwei Laststränge.The supply circuit of any one of claims 1 to 8, wherein the control circuit comprises at least one control input for selectively activating or deactivating at least one of the at least two load strings. Die Versorgungsschaltung nach einem der Ansprüche 1 bis 9, bei der die getaktet betreibbare Stromquelle einen DCDC-Wandler umfasst.The supply circuit of any one of claims 1 to 9, wherein the clocked current source comprises a DCDC converter. Die Versorgungsschaltung nach einem der Ansprüche 1 bis 10, bei der eine Kapazität der Ladungsspeicher (C1, C2, C3) so gewählt ist, dass eine Zeitkonstante gegeben aus einem Widerstand der Last und der Kapazität des parallel zu der Last geschalteten Ladungsspeichers mindestens um den Faktor 5 größer ist als eine Schaltfrequenz der Stromquelle.The supply circuit according to any one of claims 1 to 10, wherein a capacitance of the charge accumulators (C1, C2, C3) is selected such that a time constant given by a resistance of the load and the capacitance of the charge accumulator connected in parallel to the load by at least the factor 5 is greater than a switching frequency of the power source.
DE102011117455A 2011-10-31 2011-10-31 Controlled supply circuit Ceased DE102011117455A1 (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
DE102011117455A DE102011117455A1 (en) 2011-10-31 2011-10-31 Controlled supply circuit
PCT/EP2012/070068 WO2013064345A2 (en) 2011-10-31 2012-10-10 Controlled supply circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE102011117455A DE102011117455A1 (en) 2011-10-31 2011-10-31 Controlled supply circuit

Publications (1)

Publication Number Publication Date
DE102011117455A1 true DE102011117455A1 (en) 2013-05-02

Family

ID=47016710

Family Applications (1)

Application Number Title Priority Date Filing Date
DE102011117455A Ceased DE102011117455A1 (en) 2011-10-31 2011-10-31 Controlled supply circuit

Country Status (2)

Country Link
DE (1) DE102011117455A1 (en)
WO (1) WO2013064345A2 (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102014206438A1 (en) * 2014-04-03 2015-06-03 Osram Gmbh Circuit arrangement for operating n loads
EP3286987A4 (en) * 2015-04-23 2018-12-19 Versitech Limited Ac-dc single-inductor multiple-output led drivers
DE102013106854B4 (en) 2012-07-03 2021-10-14 Infineon Technologies Austria Ag Circuit for inrush current limitation

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE10259353A1 (en) * 2002-12-18 2004-07-22 Infineon Technologies Ag Generating number of regulated direct voltages from common input voltage involves alternately supplying at least two charge storage devices from inductive storage device
DE10344966A1 (en) * 2003-09-27 2005-04-21 Hella Kgaa Hueck & Co Direct current converter for light-emitting diodes in automobile headlamp using separate series switching component for independent regulation of each load output
US20080290815A1 (en) * 2006-11-22 2008-11-27 Samsung Electronics Co., Ltd. Light source driver
WO2009138505A1 (en) * 2008-05-15 2009-11-19 Nujira Limited Single inductor multiple output converter
US20090322234A1 (en) * 2008-06-30 2009-12-31 Iwatt Inc. Led driver with multiple feedback loops
US7825644B1 (en) * 2007-04-02 2010-11-02 National Semiconductor Corporation System and method for providing a pulsating current output having ultra fast rise and fall times

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4236894B2 (en) * 2002-10-08 2009-03-11 株式会社小糸製作所 Lighting circuit
JP4398411B2 (en) * 2005-07-12 2010-01-13 株式会社小糸製作所 Lighting control device for vehicle lamp
JP2010067557A (en) * 2008-09-12 2010-03-25 Koito Mfg Co Ltd Device for control of lighting and turning-off in vehicle lamp
US20110068700A1 (en) * 2009-09-21 2011-03-24 Suntec Enterprises Method and apparatus for driving multiple LED devices

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE10259353A1 (en) * 2002-12-18 2004-07-22 Infineon Technologies Ag Generating number of regulated direct voltages from common input voltage involves alternately supplying at least two charge storage devices from inductive storage device
DE10344966A1 (en) * 2003-09-27 2005-04-21 Hella Kgaa Hueck & Co Direct current converter for light-emitting diodes in automobile headlamp using separate series switching component for independent regulation of each load output
US20080290815A1 (en) * 2006-11-22 2008-11-27 Samsung Electronics Co., Ltd. Light source driver
US7825644B1 (en) * 2007-04-02 2010-11-02 National Semiconductor Corporation System and method for providing a pulsating current output having ultra fast rise and fall times
WO2009138505A1 (en) * 2008-05-15 2009-11-19 Nujira Limited Single inductor multiple output converter
US20090322234A1 (en) * 2008-06-30 2009-12-31 Iwatt Inc. Led driver with multiple feedback loops

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102013106854B4 (en) 2012-07-03 2021-10-14 Infineon Technologies Austria Ag Circuit for inrush current limitation
DE102014206438A1 (en) * 2014-04-03 2015-06-03 Osram Gmbh Circuit arrangement for operating n loads
EP3286987A4 (en) * 2015-04-23 2018-12-19 Versitech Limited Ac-dc single-inductor multiple-output led drivers
US10212770B2 (en) 2015-04-23 2019-02-19 Versitech Limited AC-DC single-inductor multiple-output LED drivers

Also Published As

Publication number Publication date
WO2013064345A2 (en) 2013-05-10
WO2013064345A3 (en) 2013-09-26

Similar Documents

Publication Publication Date Title
DE102011015282B4 (en) Controlled supply circuit
DE102006034371B4 (en) Operating circuit and operating method for light-emitting diodes
EP2548409B1 (en) Led driving by a switched constant current source
DE102015112809A1 (en) System and method for a switching converter
DE102017115474A1 (en) System and method for controlling power in a switching regulator
DE102012107882A1 (en) Driver circuit for efficiently driving a large number of LEDs
DE102013217455A1 (en) Circuit and method for driving LEDs
DE102010008275B4 (en) Device for powering several LED units
DE102017212349B4 (en) Step-down converter (buck-boost) converter with hysteresis
DE102015122947A1 (en) Lighting system and luminaire
DE102016107609A1 (en) Energizing device and lighting device
EP2795999B1 (en) Operating circuit for light emitting diodes and method for operating light emitting diodes
DE112009002597T5 (en) LED lighting device and headlight LED lighting device
DE112012006632T5 (en) DC power supply circuit
EP2031940B1 (en) LED cluster assembly with constant current switch
DE112009002500B4 (en) Driving circuit for LEDs and method for driving LEDs
DE102007004877A1 (en) Circuit arrangement for controlling LEDs, has control circuit supplying power dissipation signal for each power source circuit depending on power loss in power source circuits and producing control signal depending on dissipation signal
DE102005056338A1 (en) Circuit arrangement for e.g. direct current/direct current converter, has control transistor with two terminals that are coupled with input and potential connection, and series transistor with third terminal that is coupled with input
DE102011007261A1 (en) transducer means
DE102014106869B4 (en) LED lighting device and lighting device
EP3350911B1 (en) Pfc module for intermittent flow
DE102011117455A1 (en) Controlled supply circuit
DE102020200874A1 (en) System and method for operating a switching converter under light load
DE102019113858A1 (en) Methods and devices for regulating the output voltage of a voltage regulator
DE112009002527B4 (en) Operating circuit for light-emitting diodes, method for operating light-emitting diodes and LED lighting system for light-emitting diodes

Legal Events

Date Code Title Description
R012 Request for examination validly filed
R016 Response to examination communication
R016 Response to examination communication
R002 Refusal decision in examination/registration proceedings
R003 Refusal decision now final