CN1638115A - 对用于光学元件的封装件进行气密密封的方法和系统 - Google Patents

对用于光学元件的封装件进行气密密封的方法和系统 Download PDF

Info

Publication number
CN1638115A
CN1638115A CNA2004100863322A CN200410086332A CN1638115A CN 1638115 A CN1638115 A CN 1638115A CN A2004100863322 A CNA2004100863322 A CN A2004100863322A CN 200410086332 A CN200410086332 A CN 200410086332A CN 1638115 A CN1638115 A CN 1638115A
Authority
CN
China
Prior art keywords
zone
transparent component
chip
mark road
female
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2004100863322A
Other languages
English (en)
Other versions
CN100454535C (zh
Inventor
杨晓
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
JIANGSU AITEMAN ELECTRONIC TECHNOLOGY CO., LTD.
Original Assignee
Miradia Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Miradia Inc filed Critical Miradia Inc
Publication of CN1638115A publication Critical patent/CN1638115A/zh
Application granted granted Critical
Publication of CN100454535C publication Critical patent/CN100454535C/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • GPHYSICS
    • G02OPTICS
    • G02BOPTICAL ELEMENTS, SYSTEMS OR APPARATUS
    • G02B26/00Optical devices or arrangements for the control of light using movable or deformable optical elements
    • G02B26/08Optical devices or arrangements for the control of light using movable or deformable optical elements for controlling the direction of light
    • G02B26/0816Optical devices or arrangements for the control of light using movable or deformable optical elements for controlling the direction of light by means of one or more reflecting elements
    • G02B26/0833Optical devices or arrangements for the control of light using movable or deformable optical elements for controlling the direction of light by means of one or more reflecting elements the reflecting element being a micromechanical device, e.g. a MEMS mirror, DMD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • H01L23/06Containers; Seals characterised by the material of the container or its electrical properties
    • H01L23/08Containers; Seals characterised by the material of the container or its electrical properties the material being an electrical insulator, e.g. glass
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14618Containers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/1462Coatings
    • H01L27/14621Colour filter arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/02Details
    • H01L31/0203Containers; Encapsulations, e.g. encapsulation of photodiodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01021Scandium [Sc]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/0132Binary Alloys
    • H01L2924/01322Eutectic Alloys, i.e. obtained by a liquid transforming into two solid phases
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/102Material of the semiconductor or solid state bodies
    • H01L2924/1025Semiconducting materials
    • H01L2924/10251Elemental semiconductors, i.e. Group IV
    • H01L2924/10253Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/146Mixed devices
    • H01L2924/1461MEMS
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/161Cap
    • H01L2924/1615Shape
    • H01L2924/16195Flat cap [not enclosing an internal cavity]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3025Electromagnetic shielding
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T156/00Adhesive bonding and miscellaneous chemical manufacture
    • Y10T156/10Methods of surface bonding and/or assembly therefor
    • Y10T156/1089Methods of surface bonding and/or assembly therefor of discrete laminae to single face of additional lamina
    • Y10T156/1092All laminae planar and face to face
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T156/00Adhesive bonding and miscellaneous chemical manufacture
    • Y10T156/10Methods of surface bonding and/or assembly therefor
    • Y10T156/1089Methods of surface bonding and/or assembly therefor of discrete laminae to single face of additional lamina
    • Y10T156/1092All laminae planar and face to face
    • Y10T156/1093All laminae planar and face to face with covering of discrete laminae with additional lamina

Abstract

本发明提供了一种对器件进行气密密封的方法。该方法包括提供包括多个个体芯片的衬底。每个芯片包括多个器件,并且每个芯片以空间方式被布置成第一阵列。该方法还提供预定厚度的透明构件,所述透明构件包括以空间方式布置成第二阵列的多个凹入区域和支座区域。该方法还包括以将多个凹入区域的每个结合到所述多个芯片的相应一个上的方式对准透明构件。该方法还包括通过使用至少一种接合工艺来气密密封相应凹入区域中的一个内的每个芯片,以隔离凹入区域中的一个内的每个芯片。

Description

对用于光学元件的封装件进行气密密封的方法和系统
技术领域
本发明一般地涉及产品制造。具体而言,本发明提供了用于将透明罩气密地接合到半导体衬底的一种方法和结构。仅作为示例,本发明被应用于被气密地接合到包含了微机电系统的半导体晶片的透明玻璃罩。该方法和结构可以被应用于显示技术以及,例如电荷耦合显示照相阵列和红外阵列。
背景技术
硅集成电路的封装已经达到了一个较高的成熟水平。图1图示了传统硅集成电路封装件的简化示图。硅集成电路管芯110被安装在具有球栅阵列120的基座115上。线接合125被连接(attach)至硅管芯110以提供至基座115的电连接。一般地,硅管芯110和线接合125被用塑料包封物130包封。得到的封装件坚固耐用而且便宜。
图1所图示的封装件在应用中存在几个缺点,这些缺点通常需要更多的硅集成电路的电操作。这种应用的一个示例就是从微镜阵列或者其它微机电系统(MEMS)结构的光反射。例如,这些应用一般需要用光能量照射硅集成电路的顶部并然后以高效率从硅集成电路的顶部反射光能量的能力。塑料包封物的光学特性,包括透明度不足、折射率不均一以及表面粗糙度,使得这些封装件不适合用于这样的应用。另外,很多MEMS经常需要位于硅集成电路的表面上方的开放空间,以使得微机电结构能够沿平行于MEMS平面的方向以及垂直于MEMS的平面的方向移动。因此,塑料包封物与集成电路表面的物理接触使得该封装件不适合于很多MEMS应用。
发明内容
本发明一般地涉及产品制造。具体而言,本发明提供了气密地将透明罩接合到半导体衬底上的方法和结构。仅作为示例,本发明被应用于被气密地接合到半导体晶片上的透明玻璃罩,所述半导体晶片包含微机电系统。该方法和结构可以应用于显示技术以及,例如电荷耦合显示照相阵列和红外阵列。
在根据本发明的具体实施例中,提供了对器件进行气密密封的方法。该方法包括提供包括多个个体芯片的衬底,每个芯片包括多个器件。在根据本发明的这个具体实施例中,芯片以空间方式被布置成第一阵列。这个实施例中阵列构造包括带状布置的多个第一迹道区域和带状布置的多个第二迹道区域。第二迹道区域与第一迹道区域相交,以形成所述阵列构造。该方法还包括提供预定厚度的透明构件。这个实施例中的透明构件在预定厚度内包括多个凹入区域,并以空间方式被布置成第二阵列。优选地,每个凹入区域以支座区域为边界。在这个具体实施例中,支座区域具有由所述预定厚度的一部分定义的厚度。该方法还包括以将多个凹入区域的每一个结合到所述多个芯片的相应一个的方式对准透明构件。透明构件被对准,使得支座区域结合到多个第一迹道区域的每一个,并且被结合到多个第二迹道区域的每一个,以包围相应凹入区域中一个内的每个芯片。该方法还包括通过将透明构件的支座区域与多个第一迹道区域和第二迹道区域接触,来气密密封相应凹入区域中一个内的每个芯片。优选地,该气密密封至少使用一种接合工艺来隔离凹入区域中的一个内的每个芯片。
在替代的具体实施例中,本发明提供了用于气密密封器件的系统。该系统包括被构造成包括多个个体芯片的衬底。每个芯片包括多个器件。另外,每个芯片以空间方式被布置成第一阵列。阵列构造包括带状布置的多个第一迹道区域和带状布置的多个第二迹道区域。第二迹道区域与第一迹道区域相交,以形成所述阵列构造。系统还包括预定厚度的透明构件。透明构件被构造成包括多个凹入区域。多个凹入区域以空间方式被布置成第二阵列。此外,每个凹入区域以支座区域为边界,所述支座区域具有由所述预定厚度的一部分定义的厚度。以将多个凹入区域的每一个结合到所述多个芯片的相应一个上的方式,对准衬底和透明构件。相应地,支座区域被结合到多个第一迹道区域的每一个上,并且被结合到多个第二迹道区域的每一个上,以包围相应凹入区域中的一个内的每个芯片。通过至少使用一种接合工艺,使透明构件的支座区域与多个第一迹道区域和第二迹道区域接触,气密密封相应凹入区域中的一个内的每个芯片,以隔离凹入区域中的一个内的每个芯片。
通过结合附图阅读以下详细描述,本领域的技术人员可以明白本发明的这些以及其它目的和特征,以及实现它们的方式,并且本发明被最好地理解。
附图说明
图1是传统硅集成电路封装件的简化示图。
图2是传统的气密密封的透明集成电路封装件的简化示图。
图3A-3D是根据本发明实施例的晶片级气密密封封装件的简化示图。
图4A和4B是由两个透明部件形成的根据本发明实施例的透明构件的简化示图。
图5A是根据本发明实施例的透明构件和衬底在气密密封时的简化俯视图。
图5B是根据本发明替代的实施例的四个透明构件和衬底在气密密封时的简化示图。
图6是根据本发明实施例的在气密密封之后的单个微镜芯片的简化示图。
图7是根据本发明实施例的包括了气密密封的管芯的管芯级封装件的简化示图。
图8是图示了根据本发明实施例的反射系统的操作的简化示图。
具体实施方式
根据本发明,提供用于产品制造的技术。具体而言,本发明提供了用于气密密封产品封装件的方法和系统。仅作为示例,本发明被应用于光学微镜封装件的气密密封。该方法和系统可以被应用于传感器技术以及需要气密封装的其它MEMS器件。
图2图示了传统的气密密封透明集成电路封装件的简化示图,该封装件可用于微镜阵列的光学照明。在图2中,具有微镜阵列215的硅MEMS管芯210被安装在基座220上。该管芯被使用管芯连接工序连接到基座上,本领域的技术人员都知道,所述管芯粘接工序符合气密密封封装技术的要求。与图1中所示封装件一样,线接合225被连接到硅管芯和基座。
为了在微镜阵列215的上方提供空间,一般在基座的外侧边缘附近设置固体支座230。该支座一般形状为方形环,由柯伐合金(covar)或者其它适合的材料制成。支座通常在接触点235被用铜焊接至基座。玻璃罩板240一般在接触点245被用铜焊接至支座的顶部,以密封封装件。
图2所示的封装件的成本一般较高,在一些情况下在$70左右。另外,通常必须在洁净的室内环境中组装封装件,以防止可能出现的操作损坏和污染。因此,需要改善用于气密密封产品封装件的方法和系统。
图3A-3D是根据本发明实施例的晶片级气密密封封装件的简化示图。这些示图图示了根据具体实施例的示例。本领域的一个普通技术人员可以认识到各种修改、替代和变化。优选地,封装件的形成发生在将有源器件分离成管芯形式之前。这里,经常使用晶片切割和/或划线并切断处理等工艺来进行分离。贯穿本说明书以及下面更具体地给出本方法的其它细节。
在图3A中所示的实施例中,根据本方法处理衬底310,以在该衬底上形成个体芯片315的阵列。在根据本发明的一个实施例中,衬底310是互补金属氧化物半导体(CMOS)的半导体晶片,例如为硅,而芯片315是MEMS。在共同所有的美国专利申请序列No.60/390,389中描述了一种形成这样的MEMS的方法的示例,这里因各种目的通过引用而结合于此。在图3A所示的实施例中,芯片包括多个器件。另外,CMOS晶片被处理以形成集成电路312、用于电导线314的金属迹线和其它CMOS结构。在根据本发明的一个实施例中,器件为布置成例如二维阵列的多维阵列的微镜。在替代的实施例中,该多个器件包括多个电荷耦合器件(CCD)、多个偏转器件、多个传感器件、集成电路器件、这些器件的任何组合以及类似物。
在图3B中所示的实施例中,透明构件320被设置为在透明构件的下表面中包括多个凹入区域325。透明构件具有预定厚度330。在根据本发明的实施例中,透明构件的厚度为1.2mm。或者,在其它实施例中厚度范围从大约0.5mm到大约3mm。当然,厚度要取决于具体的应用。
优选地,凹入区域是在构件内定义出的体积空间。该体积空间具有由从透明构件的底部324到凹入区域339的顶部的距离所定义的深度332。凹入区域的外侧边缘由支座335的竖直边缘定义。在根据本发明的实施例中,凹入区域的体积在整个透明构件上是均一的。
根据本发明的实施例,个体的支座335包括定位在平行于x-y平面的平面内的环状矩形圈,该环状矩形圈具有高度332。在根据本发明的实施例中,支座的下表面被加工成配合于衬底,并形成足以形成气密密封封装件的接合,以下将对此详细讨论。
在根据本发明的实施例中,凹入区域的深度是一个预定的深度。在图3B所示的实施例中,凹入区域的深度332为0.5mm。或者,在其它实施例中,深度范围从大约0.1mm到1mm。当然,凹入区域的深度要取决于具体的应用。另外,在根据本发明的实施例中,个体的凹入区域的面积会是预定的大小。在图3B中所示的实施例中,个体的凹入区域的面积约为14mm×18mm。根据具体应用,该面积的大小会变化。
形成在透明构件中的凹入区域被以空间方式布置,以形成x-y平面中的多维阵列。在根据本发明的一些实施例中,凹入区域被布置以形成x-y平面中的二维阵列。在图3A-3D中所示的实施例中,凹入区域325的深度和x-y尺寸大于芯片315的高度和x-y尺寸。因此,芯片装配在凹入区域内,并且凹入区域的边缘在所有三个维度上与芯片的外侧边缘分离。而且,在图3A和3B所示的实施例中,凹入区域在x和y维度上的中心到中心间距分别超过凹入区域在x和y维度上的大小,提供用于相邻芯片之间的支座区域335的空间。支座区域的横向尺寸具有预定的大小。在根据本发明的实施例中,支座区域的横向尺寸的范围在0.5mm到1.0mm之间。
在根据本发明的实施例中,透明构件是由销售名称为康宁Eagle2000TM显示级玻璃衬底的产品形成的,所述产品由纽约康宁公司制造。该玻璃衬底的特征在于光学性能高,包括但不限于,可见光区域中的光功率透射率高于90%。如以下将描述的那样,光线通过构件的透射率可以通过向衬底的光学表面涂敷抗反射(AR)涂层而提高。另外,康宁Eagle2000TM显示级玻璃被用在根据本发明的一些实施例中,因为该玻璃衬底的热膨胀系数接近于硅的热膨胀系数。
对于材料来说,根据定义,温度T下的热应变是由于温度变化(T-Tref)引起的构件长度变化除以该构件的原始长度l。用eT(T)表示温度T下的热应变,则:
e T ( T ) = Δl thermal l - - - ( 1 )
同样,根据定义,用a(T)表示的材料热膨胀系数为:
a ( T ) = de T dT - - - ( 2 )
在根据本发明的实施例中,其中预期温度变化作为时间的函数,这对透明罩的热膨胀系数(CTE)与衬底的CTE匹配是有帮助的。这些CTE的匹配限制了由于温度变化而在衬底中引入的应力和翘曲的量。
在图3A-3D中所示的实施例中,透明构件被设计和制造成减少光吸收,从而提高所感兴趣波长范围的光能量的透射。在根据本发明的实施例中,所感兴趣的波长范围是400nm和700nm之间的可见光谱。另外,在这个实施例中,构件337的顶表面和凹入区域339的顶表面被抛光或者磨光,以提供光学性能表面。此外,AR涂层可以被涂敷于透明构件的顶表面和凹入区域的顶表面。涂敷于透明构件顶表面的AR涂层当光线照射在封装件上时会减少从透明构件的顶部被反射的量,从而增加到达微镜阵列315的光线的量。此外,涂敷于凹入区域的顶部的AR涂层当光线离开封装件时会减少从透明构件被反射的量。通过使用这些AR涂层,将提高系统总的通过量。MgF2或者其它适合的电介质材料的四分之一波(λ/4)涂层可以被用来形成宽带AR涂层。例如,沉积在康宁Eagle2000TM显示级玻璃衬底上的中心位于550nm的λ/4 MgF2涂层(550nm处的折射率为1.38),得到在整个可见光谱(400nm-700nm)上每个表面小于2%的功率反射比。
透明构件可以以各种方法处理以形成凹入区域。例如,在根据本发明的一个实施例中,凹入区域可以通过使用干法或者湿法化学刻蚀、激光加工、声加工、喷水加工(water jet machining)或类似技术被刻蚀到透明构件中。
在根据本发明的替代的实施例中,如图4所示,通过加工第一平面部件并随后将分立的透明部件接合到该第一部件而形成透明构件。第一平面部件410是被加工或者以其它方式处理从而在凹入区域415所处的位置形成开口的平面衬底。在位置417形成另外的开口,以形成被用于将线接合连接至芯片互连区域的通孔,以下将对此进行描述。第一平面部件的未被加工部分将形成支座区域420。第二平面透明部件430被接合到第一平面部件的顶部以形成完整的透明构件。在根据本发明的一个具体实施例中,第一平面部件和第二平面透明部件都是透明的。沿图4A的平面A-A所取的完整的透明构件的侧视图在图4B中示出。如图4B中所示,示出了支座区域420和顶部的透明部件430。
这种可选择的制造工艺所带来的好处之一就是两个部件的光学特性并不总是近似的。实际上,对于一些应用,图4A和4B中所示的第一部件的光学特性不影响系统的性能。例如,根据穿过封装件的光路,光线永远不会照射在第一部件上。在根据本发明的其它实施例中,希望吸收照射在下侧部件上的所有的光线。
在根据本发明的实施例中,透明构件的光学特性是预定的。在具体实施例中,透明构件的透射率和吸收系数作为x-y平面中的位置的函数是一样的。
在根据本发明的实施例中,通过低温玻璃熔合接合或者本领域的技术人员所知道的其它方法来完成两个透明部件的接合。另外,在接合之前,在第二透明部件的顶部和底部涂敷AR涂层以提高光通量。如上所述,在根据本发明的这个实施例中,第二透明构件的光学性能会控制经过凹入区域的顶部的光线的光学性能,使得可以使用抛光和涂层方法,而这些方法在由单个衬底形成透明构件的实施例中是不适用的。
在根据本发明的实施例中,气密密封的管芯级封装件通过将透明构件结合到衬底上而形成的。图3C是透明构件和衬底在气密密封时的简化示图。以将支座区域340和342定位于迹道(street)区域344和346上方的方式对准透明构件。个体的芯片350位于相关联的凹入区域352之下并与之连通,并且在位于支座区域342的基部的接触点356处被透明罩354所气密密封。通孔348提供了到位于CMOS晶片上的接合焊盘358的通道。
透明构件与衬底的气密密封是根据本领域的技术人员所公知的几种方法来进行的。例如,在根据本发明的实施例中,通过等离子激活共价晶片接合技术(PACWB)来进行气密密封。PACWB是在衬底和透明构件已经在60℃下的SC1(NH3∶H2O2∶H2O,1∶4∶20)中被清洁、在去离子(DI)水中漂洗、在2%的HF中浸没20秒、在DI水中漂洗并用N2或者空气干燥之后在室温下进行的。然后将衬底和透明构件暴露于例如室压约为35毫托的反应式离子刻蚀机中的氧等离子体。在根据本发明的另外实施例中,衬底和透明构件被暴露于氩等离子体。经过等离子体处理之后,二氧化硅的表面为亲水性的,促进接合。在预先选定的周围环境中,在室温下使衬底和透明构件接触。在根据本发明的替代实施例中,其它的接合技术可以被使用,例如,共熔低温接合技术和阳极接合技术。
在根据本发明的实施例中,图3C中所示的气密密封处理是在包含惰性气体的环境中进行的。惰性气体的例子有N2和Ar等等。在惰性气体环境中进行气密密封所带来的好处包括但不限于,衰减器件中出现的振荡和防止电弧。例如,如果器件是布置成阵列的微镜,惰性气体的出现就会衰减和减弱在对微镜操作和移动过程中出现的振荡。另外,惰性气体的出现还减小了驱动电子器件和/或微镜阵列的元件之间的电弧的可能性。
图5A是图3C中所示的器件在气密密封时的俯视图。沿y方向伸展的支座区域510位于平行的迹道区域512的上方,而沿x方向伸展的支座区域515位于平行的迹道区域517上方。接合焊盘520位于有源器件522的左右侧。如图3C中所示,透明构件中的通孔348提供了至接合焊盘的通道。
在根据本发明的实施例中,气密密封处理是通过将单个透明构件接合到单个衬底上来进行的。在这个实施例中,单个透明构件的大小被选择为符合衬底的大小。例如,长和宽约30cm的透明构件被接合到直径为30cm的衬底上。或者,透明构件可以是矩形的并且在大小上大于衬底。在根据本发明的替代的实施例中,透明衬底的大小仅仅是衬底大小的一小部分。在这个替代的实施例中,在气密密封之前,多个透明构件被布置成与衬底表面上的配合区对准。多个透明构件随后被接合到衬底上。例如,图5B图示了在位于衬底上的芯片560阵列的上方以二维阵列布置的四个透明构件552、554、556和558的简化示图。在图5B所示的替代的实施例中,透明构件被制造成使得相邻透明构件在平面570和572处相互抵靠。但是,这并不是必须的。根据本发明的其它替代实施例可以以不同方式对准透明构件。
图3D根据本发明实施例图示了在气密密封完成之后的个体管芯的分离。在图3D中所示的实施例中,个体管芯360沿着位于相邻接合焊盘之间在y方向上伸展的线被分离。在x方向上分离管芯,使得分离面与位于凹入区域364外部的透明构件中的通孔362对准。为了区别,y方向和x方向上的线在图5A中分别被示为线530和535。
在根据本发明的具体实施例中,通过使用金刚石锯将衬底切割成管芯来分离个体管芯。在一个替代实施例中,通过使用金刚石划线器划刻衬底来分离管芯。在本发明实施例中,其中衬底为硅晶片,管芯分离是通过用旋转圆形磨料锯片锯割硅衬底来进行的。
图6是根据本发明实施例的单个管芯的俯视图。芯片和凹入区域的横向尺寸是预定的大小。在图6中所示的实施例中,芯片610的横向尺寸约为17mm×13mm。芯片的中心到中心间距在x方向上约为21mm,在y方向上约为17mm。在这个具体实施例中,芯片包括微镜615的1024×768阵列。微镜的边缘在x和y方向上与支座区域620分开0.5mm。支座区域在宽度上为0.5mm。支座区域左右的通孔625和627分别提供了至接合焊盘630的通道,大小为100μm,并间隔150μm设置。或者,芯片610的中心到中心间距为16mm×12mm,使得芯片与支座区域之间分开0.25mm。当然,这些尺寸要取决于具体的应用。
在根据本发明的实施例中,与衬底接触的支座区域的表面粗糙度被减小到预定水平。一般使用原子力显微镜(AFM)来鉴定支座区域的下表面的表面粗糙度。例如,可以使用威科仪器有限公司(Veeco Instruments,Inc.)的Digital Instruments EnviroScopeTM
例如,在根据本发明的具体实施例中,支座区域下表面的均方根表面粗糙度小于或者等于2μm×2μm面积上2。在根据本发明的替代实施例中,表面粗糙度为2μm×2μm面积上约3的均方值(RMS)。
图7是根据本发明实施例的管芯级封装的简化示图,该管芯级封装可用于制作至气密密封的封装件的电连接并安装该封装件。
图7图示了根据本发明的一个实施例,其中气密密封封装件被安装在引线框架结构上,例如球栅阵列。前述的经分离的CMOS管芯、芯片和气密密封的封装件被示为705。在根据本发明的实施例中,至少一个互连区域与衬底上的每个芯片相关联。在图7中所示的实施例中,互连区域或者接合焊盘710位于,例如,晶片顶面上或者附近。在根据本发明的实施例中,互连焊盘被电连接到多个器件,以根据MEMS规则驱动机械器件。因此,互连区域710出现的电信号导致器件715的机械运东。如前所述,在根据本发明的一个具体实施例中,互连区域710出现的电信号使微镜阵列中的一些或者所有微镜偏转,以有选择地反射经过透明构件717并入射到微镜阵列上的光线。
为了将互连区域(进而将该器件)电连接到外部驱动器,线接合720从互连焊盘710被连接到位于引线框架结构725上的电连接。在根据本发明的实施例中,使用直径约25μm的金线制作线接合,所述金线能够承载超过500mA的电流。在图7中所示的根据本发明的实施例中,线接合被包封在包封物730中。对于本领域的技术人员来说,使用例如塑料的包封物来保护电学部件不受环境损坏是公知的。在一些实施例中,将引线框架用铜焊接到散热器742上,以减小气密密封的封装件上的热负载。
在图7中,包封物被用来包封引线框架、线接合、互连区域和透明构件邻近通孔的侧面中的至少一部分,而保持透明构件位于凹入区域上方的表面区域735不被包封。因此,表面区域735的光学特性就不受包封物的使用的影响。在图7中所示的实施例中,管芯级封装件的总厚度740是1.27mm。因此,图7中所示的封装件结合了可用于光学MEMS的气密密封封装件与非气密密封塑料包封的封装件两者。
图8图示了采用本发明具体实施例的反射系统的操作。在根据本发明的实施例中,希望对入射在封装件上以及从其被反射的光线进行空间过滤。在图8中所示的实施例中,来自光源810的光束入射在透明构件815的顶面上。经过透明构件的光线的一部分830入射到多个器件的表面上,所述器件在这个实施例中为微镜阵列820。来自灯810的光线835的其它部分被位于透明构件周围的过滤掩模825所遮挡或过滤。被过滤掩模825的左侧、顶侧和底侧所遮挡的光线不能到达微镜阵列。另外,被芯片的除了微镜阵列之外的部分所反射的光线被过滤掩模的右侧遮挡。这样,通过使用过滤掩模825,传到检测器840的反射光线被限制于入射在封装件上的原始光束选定部分。
在图8中所示的实施例中,过滤掩模位于透明构件的上表面上,但是,这不是必须的。在替代实施例中,过滤掩模位于透明构件的下表面或者侧面上。在根据本发明的另一个实施例中,在透明构件的制作中使用非透明材料可以实现过滤掩模。在根据本发明的实施例中,过滤掩模包括铬层。在替代实施例中,过滤掩模由其它反射或者吸收材料制成。
在图8所示实施例中,过滤掩模形成开口区域,其遮挡照射在管芯的上除微镜之外的部分或者从该处反射的光线。在替代实施例中,过滤掩模仅仅被用来遮挡图8中的入射(左)侧的光线,而不遮挡出射(右)侧的光线。
尽管以上是对本发明具体实施例的完整描述,但是以上描述不应视为限制由权利要求所定义的本发明的范围。

Claims (60)

1.一种用于气密密封器件的方法,该方法包括:
提供衬底,所述衬底包括多个个体的芯片,每个所述芯片包括多个器件,每个所述芯片以空间方式被布置成第一阵列,所述阵列构造包括带状布置的多个第一迹道区域和带状布置的多个第二迹道区域,所述第二迹道区域与所述第一迹道区域相交以形成所述阵列构造;
提供预定厚度的透明构件,所述透明构件包括在所述预定厚度内以空间方式被布置成第二阵列的多个凹入区域,每个所述凹入区域以支座区域为边界,所述支座区域具有由所述预定厚度的一部分所定义的厚度;
以将所述多个凹入区域的每个与所述多个芯片中的相应一个结合的方式对准所述透明构件,由此所述支座区域被结合到所述多个第一迹道区域的每个上,并被结合到所述多个第二迹道区域的每个上,以包围所述相应凹入区域中的一个内的每个所述芯片;以及
通过至少使用一种结合工艺,使所述透明构件的所述支座区域接触所述多个第一迹道区域和第二迹道区域,气密密封所述相应凹入区域中的一个内的每个所述芯片,以隔离所述凹入区域中的一个内的每个所述芯片。
2.如权利要求1所述的方法,其中每个所述第一迹道区域具有尺寸范围约为0.5mm到1.0mm的第一宽度,每个所述第二迹道区域具有尺寸范围约为0.5mm到1.0mm的第二宽度。
3.如权利要求1所述的方法,其中所述透明构件具有大于约99%的光功率透射率。
4.如权利要求1所述的方法,其中所述透明构件特征在于热膨胀系数aT,所述热膨胀系数与所述衬底的热膨胀系数aS大致相同。
5.如权利要求1所述的方法,其中所述透明构件包括上覆于每个所述凹入区域的表面区域而布置的抗反射涂层。
6.如权利要求1所述的方法,其中每个所述凹入区域是通过选自干法或者湿法刻蚀、激光加工、声加工和铸造中的一种工艺形成的。
7.如权利要求1所述的方法,其中所述透明构件包括上覆于支座层的第一透明构件,所述支座层包括所述支座区域。
8.如权利要求1所述的方法,其中所述支座层包括第二透明构件。
9.如权利要求1所述的方法,其中所述接合工艺至少选自等离子体激活接合、共熔接合、胶合层或者粘接剂接合、焊接、阳极接合和熔焊。
10.如权利要求1所述的方法,其中所述透明构件的特征在于厚度范围约为0.1mm到1.2mm。
11.如权利要求1所述的方法,其中每个所述芯片被保持在所述相应凹入区域中的一个内的惰性环境中。
12.如权利要求11所述的方法,其中所述惰性环境选自氮、氩或者氮与氩的混合物。
13.如权利要求12所述的方法,其中所述惰性环境产生衰减作用。
14.如权利要求12所述的方法,其中所述惰性环境使得电击穿减少。
15.如权利要求1所述的方法,其中每个所述芯片包括互连区域,所述互连区域在所述凹入区域的外部。
16.如权利要求15所述的方法,其中所述互连区域通过所述透明构件上的通孔区域被暴露。
17.如权利要求16所述的方法,其中所述互连区域包括多个接合焊盘。
18.如权利要求1所述的方法,其中所述衬底包括含有硅的材料。
19.如权利要求18所述的方法,其中所述衬底是硅晶片。
20.如权利要求1所述的方法,其中每个所述凹入区域包括结合到第二表面区域的第一表面区域,所述第一表面区域和第二表面区域的特征在于具有光学性能。
21.如权利要求20所述的方法,其中所述第一表面区域的均方根表面粗糙度小于或者等于2μm×2μm面积上2。
22.如权利要求1所述的方法,其中每个所述凹入区域是环形形状。
23.如权利要求1所述的方法,其中每个所述凹入区域深度约为0.5mm或者更少。
24.如权利要求1所述的方法,其中所述透明构件包括第一侧面和第二侧面,所述第一侧面平行于所述第二侧面,所述第一侧面和第二侧面涂有抗反射材料。
25.如权利要求24所述的方法,其中所述抗反射材料涂层将所述第一侧面和第二侧面处的反射比减小到每侧面小于2%。
26.如权利要求24所述的方法,其中所述抗反射材料包括氟化镁。
27.如权利要求1所述的方法,还包括:
通过划刻每个所述第一迹道区域的一部分和划刻每个所述第二迹道区域的一部分来切割至少一个所述芯片;
将一个所述相应凹入区域内的至少一个所述芯片连接到引线框架结构上;
将所述被连接的芯片的一部分线接合至所述引线框架结构的一部分;以及
包封所述被连接的芯片的所述线接合部分和所述引线框架结构的所述部分,而保持所述透明衬底在所述凹入区域上定义的表面区域不被包封。
28.如权利要求1所述的方法,其中每个所述凹入区域具有滤掉光线的周围区域。
29.如权利要求1所述的方法,其中每个所述凹入区域具有周围区域,所述周围区域形成上覆于一个所述相应芯片的一部分的开口区域。
30.如权利要求1所述的方法,其中所述多个器件中的至少一个包括多个电荷耦合器件、多个偏转器件、多个传感器件和集成电路器件。
31.一种用于气密密封器件的系统,所述系统包括:
衬底,所述衬底被构造成包括多个个体的芯片,其中每个所述芯片包括多个器件;
其中每个所述芯片以空间方式被布置成第一阵列,所述阵列构造包括带状布置的多个第一迹道区域和带状布置的多个第二迹道区域,所述第二迹道区域与所述第一迹道区域相交,以形成所述阵列构造;
预定厚度的透明构件,所述透明构件被构造成在所述预定厚度内包括多个凹入区域,其中所述多个凹入区域以空间方式被布置成第二阵列,并且其中每个所述凹入区域以支座区域为边界,所述支座区域具有由所述预定厚度的一部分所定义的厚度;
其中以将所述多个凹入区域的每个与所述多个芯片的相应一个结合的方式对准所述衬底和所述透明构件,由此所述支座区域被结合到所述多个第一迹道区域的每个上,并且被结合到所述多个第二迹道区域的每个上,以包围所述相应凹入区域的一个内的每个所述芯片;以及
其中通过至少使用一种结合工艺,使所述透明构件的所述支座区域接触所述多个第一迹道区域和第二迹道区域,气密密封所述相应凹入区域中的一个内的每个所述芯片,以隔离所述凹入区域中的一个内的每个所述芯片。
32.如权利要求31所述的系统,其中每个所述第一迹道区域具有尺寸范围约0.5mm到1.0mm的第一宽度,每个所述第二迹道区域具有尺寸范围约0.5mm到1.0mm的第二宽度。
33.如权利要求31所述的系统,其中所述透明构件具有大于约99%的光功率透射率。
34.如权利要求31所述的系统,其中所述透明构件特征在于热膨胀系数aT,所述热膨胀系数与所述衬底的热膨胀系数aS大致相同。
35.如权利要求31所述的系统,其中所述透明构件包括上覆于每个所述凹入区域的表面区域而布置的抗反射涂层。
36.如权利要求31所述的系统,其中每个所述凹入区域是通过选自干法或者湿法刻蚀、激光加工、声加工和铸造中的一种工艺而形成的。
37.如权利要求31所述的系统,其中所述透明构件包括上覆于支座层的第一透明构件,所述支座层包括所述支座区域。
38.如权利要求31所述的系统,其中所述支座层包括第二透明构件。
39.如权利要求31所述的系统,其中所述接合工艺至少选自等离子体激活接合、共熔接合、胶合层或者粘接剂接合、焊接、阳极接合和熔焊。
40.如权利要求31所述的系统,其中所述透明构件的特征在于厚度范围约0.1mm到1.2mm。
41.如权利要求31所述的系统,其中每个所述芯片被保持在所述相应凹入区域中的一个内的惰性环境中。
42.如权利要求41所述的系统,其中所述惰性环境选自氮、氩或者氮与氩的混合物。
43.如权利要求42所述的系统,其中所述惰性环境产生衰减作用。
44.如权利要求42所述的系统,其中所述惰性环境使得电击穿减少。
45.如权利要求31所述的系统,其中每个所述芯片包括互连区域,所述互连区域在所述凹入区域的外部。
46.如权利要求45所述的系统,其中所述互连区域通过所述透明构件上的通孔区域被暴露。
47.如权利要求46所述的系统,其中所述互连区域包括多个接合焊盘。
48.如权利要求31所述的系统,其中所述衬底包括含有硅的材料。
49.如权利要求48所述的系统,其中所述衬底是硅晶片。
50.如权利要求31所述的系统,其中每个所述凹入区域包括结合到第二表面区域的第一表面区域,所述第一表面区域和第二表面区域的特征在于具有光学性能。
51.如权利要求50所述的系统,其中所述第一表面区域的均方根表面粗糙度小于或者等于2μm×2μm面积上2。
52.如权利要求31所述的系统,其中每个所述凹入区域是环形形状。
53.如权利要求31所述的系统,其中每个所述凹入区域深度为约0.5mm或者更少。
54.如权利要求31所述的系统,其中所述透明构件包括第一侧面和第二侧面,所述第一侧面平行于所述第二侧面,所述第一侧面和第二侧面涂有抗反射材料。
55.如权利要求54所述的系统,其中所述抗反射材料涂层将所述第一侧面和第二侧面处的反射比减小到每侧面小于2%。
56.如权利要求54所述的系统,其中所述抗反射材料包括氟化镁。
57.如权利要求31所述的系统,还包括:
引线框架结构;
其中通过划刻每个所述第一迹道区域的一部分和划刻每个所述第二迹道区域的一部分,来切割至少一个所述芯片;
其中一个所述相应凹入区域内的至少一个所述芯片被连接到所述引线框架结构上;
其中所述被连接的芯片的一部分被线接合至所述引线框架结构的一部分;以及
其中所述被连接的芯片的所述线接合部分和所述引线框架结构的所述部分被包封,而所述透明衬底在所述凹入区域上定义的表面区域保持不被包封。
58.如权利要求31所述的系统,其中每个所述凹入区域具有滤掉光线的周围区域。
59.如权利要求31所述的系统,其中每个所述凹入区域具有周围区域,所述周围区域形成上覆于一个所述相应芯片的一部分的开口区域。
60.如权利要求31所述的系统,其中所述多个器件中的至少一个包括多个电荷耦合器件、多个偏转器件、多个传感器件和集成电路器件。
CNB2004100863322A 2003-10-24 2004-10-25 用于微机电系统器件的封装件及封装系统 Expired - Fee Related CN100454535C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US10/693,323 US7303645B2 (en) 2003-10-24 2003-10-24 Method and system for hermetically sealing packages for optics
US10/693,323 2003-10-24

Related Child Applications (3)

Application Number Title Priority Date Filing Date
CN2007101703447A Division CN101183675B (zh) 2003-10-24 2004-10-25 一种用于多个个体的芯片的晶片级封装的方法和系统
CN2007101703451A Division CN101202272B (zh) 2003-10-24 2004-10-25 一种用于微机电系统器件的密封结构及其方法
CN2007101703466A Division CN101252122B (zh) 2003-10-24 2004-10-25 用于气密密封器件的系统及晶片级检测的微机电系统封装

Publications (2)

Publication Number Publication Date
CN1638115A true CN1638115A (zh) 2005-07-13
CN100454535C CN100454535C (zh) 2009-01-21

Family

ID=33491000

Family Applications (4)

Application Number Title Priority Date Filing Date
CN2007101703466A Expired - Fee Related CN101252122B (zh) 2003-10-24 2004-10-25 用于气密密封器件的系统及晶片级检测的微机电系统封装
CN2007101703447A Expired - Fee Related CN101183675B (zh) 2003-10-24 2004-10-25 一种用于多个个体的芯片的晶片级封装的方法和系统
CN2007101703451A Expired - Fee Related CN101202272B (zh) 2003-10-24 2004-10-25 一种用于微机电系统器件的密封结构及其方法
CNB2004100863322A Expired - Fee Related CN100454535C (zh) 2003-10-24 2004-10-25 用于微机电系统器件的封装件及封装系统

Family Applications Before (3)

Application Number Title Priority Date Filing Date
CN2007101703466A Expired - Fee Related CN101252122B (zh) 2003-10-24 2004-10-25 用于气密密封器件的系统及晶片级检测的微机电系统封装
CN2007101703447A Expired - Fee Related CN101183675B (zh) 2003-10-24 2004-10-25 一种用于多个个体的芯片的晶片级封装的方法和系统
CN2007101703451A Expired - Fee Related CN101202272B (zh) 2003-10-24 2004-10-25 一种用于微机电系统器件的密封结构及其方法

Country Status (7)

Country Link
US (7) US7303645B2 (zh)
JP (1) JP5043297B2 (zh)
KR (1) KR20050039635A (zh)
CN (4) CN101252122B (zh)
DE (1) DE102004051361A1 (zh)
GB (1) GB2408145B (zh)
TW (1) TWI253182B (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103466921A (zh) * 2013-08-28 2013-12-25 深圳市华星光电技术有限公司 一种玻璃基板的封装方法
CN103837943A (zh) * 2012-11-22 2014-06-04 鸿富锦精密工业(深圳)有限公司 光通讯模组
CN104003347A (zh) * 2013-02-21 2014-08-27 株式会社理光 半导体器件和制造器件的方法
CN104154995A (zh) * 2014-08-21 2014-11-19 中国科学院光电研究院 一种高光谱探测集成模块及其制造方法
CN111146216A (zh) * 2018-11-01 2020-05-12 半导体元件工业有限责任公司 半导体封装件和形成半导体封装件的方法

Families Citing this family (95)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6969635B2 (en) * 2000-12-07 2005-11-29 Reflectivity, Inc. Methods for depositing, releasing and packaging micro-electromechanical devices on wafer substrates
TWI289708B (en) 2002-12-25 2007-11-11 Qualcomm Mems Technologies Inc Optical interference type color display
US7483198B2 (en) * 2003-02-12 2009-01-27 Texas Instruments Incorporated Micromirror device and method for making the same
US8619352B2 (en) * 2003-07-29 2013-12-31 Silicon Quest Kabushiki-Kaisha Projection display system using laser light source
US7303645B2 (en) * 2003-10-24 2007-12-04 Miradia Inc. Method and system for hermetically sealing packages for optics
US8194305B2 (en) * 2003-11-01 2012-06-05 Silicon Quest Kabushiki-Kaisha Package for micromirror device
WO2005054147A1 (ja) * 2003-12-02 2005-06-16 Bondtech Inc. 接合方法及びこの方法により作成されるデバイス並びに接合装置
US7342705B2 (en) 2004-02-03 2008-03-11 Idc, Llc Spatial light modulator with integrated optical compensation structure
US7329555B1 (en) * 2004-07-20 2008-02-12 National Semiconductor Corporation Method of selectively forming MEMS-based semiconductor devices at the end of a common fabrication process
US7807488B2 (en) 2004-09-27 2010-10-05 Qualcomm Mems Technologies, Inc. Display element having filter material diffused in a substrate of the display element
US7508571B2 (en) * 2004-09-27 2009-03-24 Idc, Llc Optical films for controlling angular characteristics of displays
US7408250B2 (en) * 2005-04-05 2008-08-05 Texas Instruments Incorporated Micromirror array device with compliant adhesive
US7349140B2 (en) * 2005-05-31 2008-03-25 Miradia Inc. Triple alignment substrate method and structure for packaging devices
US20070052035A1 (en) * 2005-08-23 2007-03-08 Omnivision Technologies, Inc. Method and apparatus for reducing optical crosstalk in CMOS image sensors
CN101331080B (zh) * 2005-10-14 2012-12-26 意法半导体股份有限公司 用于集成器件的衬底级组件、其制造工艺及相关集成器件
US7471439B2 (en) * 2005-11-23 2008-12-30 Miradia, Inc. Process of forming a micromechanical system containing an anti-stiction gas-phase lubricant
US7425166B2 (en) * 2005-12-06 2008-09-16 Corning Incorporated Method of sealing glass substrates
US20070170528A1 (en) 2006-01-20 2007-07-26 Aaron Partridge Wafer encapsulated microelectromechanical structure and method of manufacturing same
KR100747611B1 (ko) * 2006-03-08 2007-08-08 삼성전자주식회사 미소소자 패키지 및 그 제조방법
US8022554B2 (en) * 2006-06-15 2011-09-20 Sitime Corporation Stacked die package for MEMS resonator system
US8653612B2 (en) * 2006-08-25 2014-02-18 Sanyo Semiconductor Co., Ltd. Semiconductor device
WO2008023824A1 (fr) * 2006-08-25 2008-02-28 Sanyo Electric Co., Ltd. Dispositif à semi-conducteur et son procédé de fabrication
US20080055729A1 (en) * 2006-08-28 2008-03-06 Micron Technology, Inc. Reducing reflections in image sensors
JP4863826B2 (ja) * 2006-09-27 2012-01-25 富士通株式会社 測定装置および測定方法
US7763489B2 (en) * 2006-09-27 2010-07-27 Miradia, Inc. Method of forming a micromechanical system containing a microfluidic lubricant channel
US7932569B2 (en) * 2006-09-27 2011-04-26 Miradia, Inc. Micromechanical device with microfluidic lubricant channel
US7709292B2 (en) * 2006-09-29 2010-05-04 Sadwick Laurence P Processes and packaging for high voltage integrated circuits, electronic devices, and circuits
US7430359B2 (en) * 2006-10-02 2008-09-30 Miradia, Inc. Micromechanical system containing a microfluidic lubricant channel
US8872085B2 (en) 2006-10-06 2014-10-28 Qualcomm Mems Technologies, Inc. Display device having front illuminator with turning features
JP2010510530A (ja) 2006-10-06 2010-04-02 クォルコム・メムズ・テクノロジーズ・インコーポレーテッド 照明装置に統合される光学損失構造
US8096665B2 (en) * 2006-10-11 2012-01-17 Miradia, Inc. Spatially offset multi-imager-panel architecture for projecting an image
KR100840790B1 (ko) * 2006-11-29 2008-06-23 삼성전자주식회사 반도체 모듈 및 그의 제조 방법
US7491581B2 (en) * 2006-12-22 2009-02-17 Honeywell International Inc. Dicing technique for flip-chip USP wafers
TW200834830A (en) * 2007-02-06 2008-08-16 Advanced Semiconductor Eng Microelectromechanical system package and the method for manufacturing the same
JP2009010261A (ja) * 2007-06-29 2009-01-15 Fujikura Ltd 半導体パッケージおよびその製造方法
GB2454813B (en) * 2007-11-21 2010-06-09 Intel Corp High-volume on-wafer heterogeneous packaging of optical interconnects
US8068710B2 (en) 2007-12-07 2011-11-29 Qualcomm Mems Technologies, Inc. Decoupled holographic film and diffuser
US7948672B2 (en) * 2008-03-07 2011-05-24 Qualcomm Mems Technologies, Inc. System and methods for tiling display panels
WO2010098771A1 (en) * 2009-02-27 2010-09-02 Hewlett-Packard Development Company, L.P. Micro device packaging
US8797279B2 (en) 2010-05-25 2014-08-05 MCube Inc. Analog touchscreen methods and apparatus
US8486723B1 (en) 2010-08-19 2013-07-16 MCube Inc. Three axis magnetic sensor device and method
US8928602B1 (en) 2009-03-03 2015-01-06 MCube Inc. Methods and apparatus for object tracking on a hand-held device
US8215018B2 (en) * 2009-04-08 2012-07-10 Canon Kabushiki Kaisha Method for manufacturing liquid discharge head
EP2252077B1 (en) 2009-05-11 2012-07-11 STMicroelectronics Srl Assembly of a capacitive acoustic transducer of the microelectromechanical type and package thereof
US8476129B1 (en) 2010-05-24 2013-07-02 MCube Inc. Method and structure of sensors and MEMS devices using vertical mounting with interconnections
US8710597B1 (en) 2010-04-21 2014-04-29 MCube Inc. Method and structure for adding mass with stress isolation to MEMS structures
US8421082B1 (en) 2010-01-19 2013-04-16 Mcube, Inc. Integrated CMOS and MEMS with air dielectric method and system
US8823007B2 (en) 2009-10-28 2014-09-02 MCube Inc. Integrated system on chip using multiple MEMS and CMOS devices
US8553389B1 (en) 2010-08-19 2013-10-08 MCube Inc. Anchor design and method for MEMS transducer apparatuses
US8477473B1 (en) 2010-08-19 2013-07-02 MCube Inc. Transducer structure and method for MEMS devices
US8395252B1 (en) 2009-11-13 2013-03-12 MCube Inc. Integrated MEMS and CMOS package and method
US8421175B2 (en) * 2009-09-10 2013-04-16 STMicroelectronics ( Research & Development) Limited Wafer level packaged integrated circuit
US9709509B1 (en) 2009-11-13 2017-07-18 MCube Inc. System configured for integrated communication, MEMS, Processor, and applications using a foundry compatible semiconductor process
US8402666B1 (en) 2009-11-30 2013-03-26 Mcube, Inc. Magneto meter using lorentz force for integrated systems
US10303035B2 (en) 2009-12-22 2019-05-28 View, Inc. Self-contained EC IGU
US11314139B2 (en) 2009-12-22 2022-04-26 View, Inc. Self-contained EC IGU
US8637943B1 (en) 2010-01-04 2014-01-28 MCube Inc. Multi-axis integrated MEMS devices with CMOS circuits and method therefor
US8236577B1 (en) 2010-01-15 2012-08-07 MCube Inc. Foundry compatible process for manufacturing a magneto meter using lorentz force for integrated systems
US8407905B1 (en) 2010-01-15 2013-04-02 Mcube, Inc. Multiple magneto meters using Lorentz force for integrated systems
US8584521B1 (en) 2010-01-19 2013-11-19 MCube Inc. Accurate gyroscope device using MEMS and quartz
US8794065B1 (en) 2010-02-27 2014-08-05 MCube Inc. Integrated inertial sensing apparatus using MEMS and quartz configured on crystallographic planes
US8936959B1 (en) 2010-02-27 2015-01-20 MCube Inc. Integrated rf MEMS, control systems and methods
US8551814B2 (en) * 2010-03-11 2013-10-08 Freescale Semiconductor, Inc. Method of fabricating a semiconductor device that limits damage to elements of the semiconductor device that are exposed during processing
US8367522B1 (en) 2010-04-08 2013-02-05 MCube Inc. Method and structure of integrated micro electro-mechanical systems and electronic devices using edge bond pads
US8564075B1 (en) 2010-04-21 2013-10-22 MCube Inc. Package tolerate design and method
US8848294B2 (en) 2010-05-20 2014-09-30 Qualcomm Mems Technologies, Inc. Method and structure capable of changing color saturation
US8476084B1 (en) 2010-05-24 2013-07-02 MCube Inc. Method and structure of sensors or electronic devices using vertical mounting
US8928696B1 (en) 2010-05-25 2015-01-06 MCube Inc. Methods and apparatus for operating hysteresis on a hand held device
US8652961B1 (en) 2010-06-18 2014-02-18 MCube Inc. Methods and structure for adapting MEMS structures to form electrical interconnections for integrated circuits
US8869616B1 (en) 2010-06-18 2014-10-28 MCube Inc. Method and structure of an inertial sensor using tilt conversion
US8993362B1 (en) 2010-07-23 2015-03-31 MCube Inc. Oxide retainer method for MEMS devices
US8723986B1 (en) 2010-11-04 2014-05-13 MCube Inc. Methods and apparatus for initiating image capture on a hand-held device
US9958750B2 (en) 2010-11-08 2018-05-01 View, Inc. Electrochromic window fabrication methods
US9540232B2 (en) 2010-11-12 2017-01-10 MCube Inc. Method and structure of MEMS WLCSP fabrication
US9442339B2 (en) 2010-12-08 2016-09-13 View, Inc. Spacers and connectors for insulated glass units
EP3444664A1 (en) 2010-12-08 2019-02-20 View, Inc. Improved spacers for insulated glass units
DE102011003195B4 (de) * 2011-01-26 2019-01-10 Robert Bosch Gmbh Bauteil und Verfahren zum Herstellen eines Bauteils
CN102158787B (zh) * 2011-03-15 2015-01-28 迈尔森电子(天津)有限公司 Mems麦克风与压力集成传感器及其制作方法
TW201250947A (en) * 2011-05-12 2012-12-16 Siliconware Precision Industries Co Ltd Package structure having a micromechanical electronic component and method of making same
US8969101B1 (en) 2011-08-17 2015-03-03 MCube Inc. Three axis magnetic sensor device and method using flex cables
CN103968886A (zh) * 2013-02-04 2014-08-06 刘胜 一种多自由度微传感器模块及其封装
US10913653B2 (en) 2013-03-07 2021-02-09 MCube Inc. Method of fabricating MEMS devices using plasma etching and device therefor
CN104045052B (zh) * 2013-03-14 2016-11-16 台湾积体电路制造股份有限公司 Mems集成压力传感器和麦克风器件及其形成方法
ES2716880T3 (es) * 2013-05-02 2019-06-17 Purac Biochem Bv Procedimiento de almacenamiento y/o transporte de partículas de lactida
JP2015115522A (ja) * 2013-12-13 2015-06-22 ソニー株式会社 固体撮像装置および製造方法、並びに電子機器
US20160140685A1 (en) * 2014-11-17 2016-05-19 Pixtronix, Inc. Display including sensors
CN104296872B (zh) * 2014-11-17 2016-07-06 中国科学院光电研究院 一种滤光片和探测器的配合装置
US10975612B2 (en) 2014-12-15 2021-04-13 View, Inc. Seals for electrochromic windows
CN104796832B (zh) * 2015-02-16 2018-10-16 迈尔森电子(天津)有限公司 Mems麦克风及其形成方法
JP6720633B2 (ja) * 2016-03-29 2020-07-08 セイコーエプソン株式会社 電気光学装置、電気光学ユニットおよび電子機器
US10192850B1 (en) 2016-09-19 2019-01-29 Sitime Corporation Bonding process with inhibited oxide formation
IT201700103489A1 (it) 2017-09-15 2019-03-15 St Microelectronics Srl Metodo di fabbricazione di una membrana filtrante sottile, dispositivo trasduttore acustico includente la membrana filtrante, metodo di assemblaggio del dispositivo trasduttore acustico e sistema elettronico
TWI827586B (zh) * 2018-03-20 2024-01-01 美商歐柏西迪恩感應器公司 微機電系統產品之面板尺度封裝之蓋板
DE102018207201A1 (de) * 2018-05-09 2019-11-14 Robert Bosch Gmbh Herstellungsverfahren für eine mikromechanische Vorrichtung mit geneigten optischen Fenstern und entsprechende mikromechanische Vorrichtung
CN110697648B (zh) * 2019-10-16 2022-03-04 中电国基南方集团有限公司 一种mems层叠器件微波端口实现的工艺方法

Family Cites Families (37)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3997964A (en) 1974-09-30 1976-12-21 General Electric Company Premature breakage resistant semiconductor wafer and method for the manufacture thereof
US5323051A (en) * 1991-12-16 1994-06-21 Motorola, Inc. Semiconductor wafer level package
JP3116097B2 (ja) 1993-06-17 2000-12-11 富士写真フイルム株式会社 ハロゲン化銀写真感光材料
US6952301B2 (en) * 1995-06-19 2005-10-04 Reflectivity, Inc Spatial light modulators with light blocking and absorbing areas
US6969635B2 (en) * 2000-12-07 2005-11-29 Reflectivity, Inc. Methods for depositing, releasing and packaging micro-electromechanical devices on wafer substrates
JPH0951247A (ja) * 1995-08-03 1997-02-18 Kokusai Electric Co Ltd 弾性表面波装置及びその製造方法
US5682065A (en) * 1996-03-12 1997-10-28 Micron Technology, Inc. Hermetic chip and method of manufacture
US5798557A (en) * 1996-08-29 1998-08-25 Harris Corporation Lid wafer bond packaging and micromachining
US6294439B1 (en) 1997-07-23 2001-09-25 Kabushiki Kaisha Toshiba Method of dividing a wafer and method of manufacturing a semiconductor device
DE19840421C2 (de) * 1998-06-22 2000-05-31 Fraunhofer Ges Forschung Verfahren zur Fertigung von dünnen Substratschichten und eine dafür geeignete Substratanordnung
US6303986B1 (en) * 1998-07-29 2001-10-16 Silicon Light Machines Method of and apparatus for sealing an hermetic lid to a semiconductor die
US6093623A (en) 1998-08-04 2000-07-25 Micron Technology, Inc. Methods for making silicon-on-insulator structures
US6566745B1 (en) * 1999-03-29 2003-05-20 Imec Vzw Image sensor ball grid array package and the fabrication thereof
US6664503B1 (en) 1999-09-07 2003-12-16 Asahi Glass Company, Ltd. Method for manufacturing a magnetic disk
JP2001094005A (ja) 1999-09-22 2001-04-06 Oki Electric Ind Co Ltd 半導体装置及び半導体装置の製造方法
WO2001029890A2 (en) * 1999-10-19 2001-04-26 Imego Ab Method relating to anodic bonding
US6514789B2 (en) * 1999-10-26 2003-02-04 Motorola, Inc. Component and method for manufacture
US6384473B1 (en) * 2000-05-16 2002-05-07 Sandia Corporation Microelectronic device package with an integral window
US6396711B1 (en) * 2000-06-06 2002-05-28 Agere Systems Guardian Corp. Interconnecting micromechanical devices
US20020086456A1 (en) * 2000-12-19 2002-07-04 Cunningham Shawn Jay Bulk micromachining process for fabricating an optical MEMS device with integrated optical aperture
DE60215579T2 (de) * 2001-05-17 2007-05-10 Furukawa-Sky Aluminum Corp. Aluminiumlegierung geeignet für Bleche und ein Verfahren zu deren Herstellung
KR100701013B1 (ko) 2001-05-21 2007-03-29 삼성전자주식회사 레이저 빔을 이용한 비금속 기판의 절단방법 및 장치
US6646778B2 (en) * 2001-08-01 2003-11-11 Silicon Light Machines Grating light valve with encapsulated dampening gas
JP2003077940A (ja) 2001-09-06 2003-03-14 Sony Corp 素子の転写方法及びこれを用いた素子の配列方法、画像表示装置の製造方法
WO2003054927A2 (en) 2001-11-07 2003-07-03 The Board Of Trustees Of The University Of Arkansas Structure and process for packaging rf mems and other devices
KR100442830B1 (ko) * 2001-12-04 2004-08-02 삼성전자주식회사 저온의 산화방지 허메틱 실링 방법
US6639313B1 (en) * 2002-03-20 2003-10-28 Analog Devices, Inc. Hermetic seals for large optical packages and the like
US6962834B2 (en) * 2002-03-22 2005-11-08 Stark David H Wafer-level hermetic micro-device packages
US20040016995A1 (en) * 2002-07-25 2004-01-29 Kuo Shun Meen MEMS control chip integration
US6822326B2 (en) 2002-09-25 2004-11-23 Ziptronix Wafer bonding hermetic encapsulation
US7370185B2 (en) * 2003-04-30 2008-05-06 Hewlett-Packard Development Company, L.P. Self-packaged optical interference display device having anti-stiction bumps, integral micro-lens, and reflection-absorbing layers
US6949398B2 (en) * 2002-10-31 2005-09-27 Freescale Semiconductor, Inc. Low cost fabrication and assembly of lid for semiconductor devices
US6859014B2 (en) * 2002-12-17 2005-02-22 Motorola, Inc. Method for rapid charge control in lithium batteries
US6879035B2 (en) 2003-05-02 2005-04-12 Athanasios J. Syllaios Vacuum package fabrication of integrated circuit components
US7303645B2 (en) * 2003-10-24 2007-12-04 Miradia Inc. Method and system for hermetically sealing packages for optics
US6856014B1 (en) * 2003-12-29 2005-02-15 Texas Instruments Incorporated Method for fabricating a lid for a wafer level packaged optical MEMS device
US7141870B2 (en) * 2004-07-28 2006-11-28 Miradia Inc. Apparatus for micro-electro mechanical system package

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103837943A (zh) * 2012-11-22 2014-06-04 鸿富锦精密工业(深圳)有限公司 光通讯模组
CN103837943B (zh) * 2012-11-22 2017-08-15 赛恩倍吉科技顾问(深圳)有限公司 光通讯模组
CN104003347A (zh) * 2013-02-21 2014-08-27 株式会社理光 半导体器件和制造器件的方法
CN103466921A (zh) * 2013-08-28 2013-12-25 深圳市华星光电技术有限公司 一种玻璃基板的封装方法
CN104154995A (zh) * 2014-08-21 2014-11-19 中国科学院光电研究院 一种高光谱探测集成模块及其制造方法
CN104154995B (zh) * 2014-08-21 2016-09-28 中国科学院光电研究院 一种高光谱探测集成模块及其制造方法
CN111146216A (zh) * 2018-11-01 2020-05-12 半导体元件工业有限责任公司 半导体封装件和形成半导体封装件的方法
CN111146216B (zh) * 2018-11-01 2023-10-17 半导体元件工业有限责任公司 半导体封装件和形成半导体封装件的方法

Also Published As

Publication number Publication date
DE102004051361A1 (de) 2006-01-19
US8022520B2 (en) 2011-09-20
CN101202272A (zh) 2008-06-18
US7303645B2 (en) 2007-12-04
US20070128818A1 (en) 2007-06-07
CN101202272B (zh) 2010-06-02
JP2005167209A (ja) 2005-06-23
US8288851B2 (en) 2012-10-16
US20060284295A1 (en) 2006-12-21
CN101183675A (zh) 2008-05-21
US20080014682A1 (en) 2008-01-17
GB2408145A (en) 2005-05-18
TW200525769A (en) 2005-08-01
CN101252122A (zh) 2008-08-27
US20070235852A1 (en) 2007-10-11
US7671461B2 (en) 2010-03-02
CN100454535C (zh) 2009-01-21
GB2408145B (en) 2007-06-06
US7948000B2 (en) 2011-05-24
GB0423507D0 (en) 2004-11-24
US20110186839A1 (en) 2011-08-04
US20050101059A1 (en) 2005-05-12
US20070072328A1 (en) 2007-03-29
CN101183675B (zh) 2010-06-09
JP5043297B2 (ja) 2012-10-10
CN101252122B (zh) 2012-01-25
TWI253182B (en) 2006-04-11
KR20050039635A (ko) 2005-04-29

Similar Documents

Publication Publication Date Title
CN1638115A (zh) 对用于光学元件的封装件进行气密密封的方法和系统
US7285478B2 (en) Method for micro-electromechanical system package
CN101853864B (zh) 晶片键合方法
WO2005091392B1 (en) Micro-reflectors on a substrate for high-density led array
US20060030074A1 (en) Method for connecting substrate and composite element
EP1244151A3 (en) Semiconductor device and its manufacture method
CN1320101A (zh) 将气密盖密封到半导体管芯的方法和装置
CN1875617A (zh) 相机模块以及该相机模块的制造方法
CN1430405A (zh) 光器件及其制造方法、光模块、电路板以及电子仪器
CN1577876A (zh) 固体摄像元件的制造方法
CN1428868A (zh) 光器件及其制造方法、光模件、电路基板以及电子机器
GB2443352A (en) Hermetically sealed wafer level packaging for optical MEMS devices
DE102021206477B4 (de) Hermetisch verkappte, optische Projektionsanordnung und Verfahren zum Herstellen derselben
GB2443573A (en) Hermetically sealed optoelectronic MEMS wafer level package
GB2439403A (en) Hermetically sealed wafer level packaging for optical MEMS devices
KR20160006716A (ko) 파장 변환 요소의 제조 방법, 파장 변환 요소 및 파장 변환 요소를 포함하는 소자
KR100636414B1 (ko) 기판 결합 방법 및 복합 부품

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: JIANGSU AITEMAN ELECTRONICS TECHNOLOGY CO., LTD.

Free format text: FORMER OWNER: MIRADIA INC.

Effective date: 20130930

C41 Transfer of patent application or patent right or utility model
COR Change of bibliographic data

Free format text: CORRECT: ADDRESS; TO: 214135 WUXI, JIANGSU PROVINCE

TR01 Transfer of patent right

Effective date of registration: 20130930

Address after: 214135 Jiangsu province Wuxi District Linghu Road No. 200 international innovation park building C auxiliary building on the third floor

Patentee after: JIANGSU AITEMAN ELECTRONIC TECHNOLOGY CO., LTD.

Address before: American California

Patentee before: Miradia Inc.

CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20090121

Termination date: 20161025