CN101796810A - 具有高功能动态性的cmos有源像素 - Google Patents

具有高功能动态性的cmos有源像素 Download PDF

Info

Publication number
CN101796810A
CN101796810A CN200880104195A CN200880104195A CN101796810A CN 101796810 A CN101796810 A CN 101796810A CN 200880104195 A CN200880104195 A CN 200880104195A CN 200880104195 A CN200880104195 A CN 200880104195A CN 101796810 A CN101796810 A CN 101796810A
Authority
CN
China
Prior art keywords
transistor
photodiode
active pixel
pixel structure
voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN200880104195A
Other languages
English (en)
Other versions
CN101796810B (zh
Inventor
Y·尼
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
New Imaging Technologies SAS
Original Assignee
New Imaging Technologies SAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by New Imaging Technologies SAS filed Critical New Imaging Technologies SAS
Publication of CN101796810A publication Critical patent/CN101796810A/zh
Application granted granted Critical
Publication of CN101796810B publication Critical patent/CN101796810B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/04Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements with semiconductor devices only
    • H03F3/08Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements with semiconductor devices only controlled by light
    • H03F3/082Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements with semiconductor devices only controlled by light with FET's
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/50Control of the SSIS exposure
    • H04N25/57Control of the dynamic range
    • H04N25/571Control of the dynamic range involving a non-linear response
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/77Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/14Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by means of electrically scanned solid-state devices
    • H04N3/15Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by means of electrically scanned solid-state devices for picture signal generation
    • H04N3/155Control of the image-sensor operation, e.g. image processing within the image-sensor

Abstract

本发明涉及一种CMOS型有源像素结构(1),包括:至少一个光电二极管(10),其特征在于,还包括用于读取曝光时光电二极管(10)的演化阶段中的任何偏置电压的装置。

Description

具有高功能动态性的CMOS有源像素
本发明涉及CMOS(互补金属氧化物半导体)集成技术,其应用具有低电耗的电子器件族。
本发明尤其涉及CMOS像素(pixel)。
利用CMOS集成技术可以制造具有良好的分辨率和适当的图像质量的单片相机的芯片。这些单片相机主要用于移动设备,例如移动电话、个人数字助理(PDA)、或便携式电脑。这些相机照出的图像主要用于在屏幕或者互联网上观看。
该类照相机非常经济的方面引起对有关于人工观看模式的应用的持续增长的兴趣,例如智能车辆气囊、高速公路上的汽车的侧面和纵向检查、敏感区域的视频监控等。很容易想到,对于该类应用,通常是在不很理想的照明条件下拍照的,大大超出此类低成本CMOS传感器给定的动态范围,从而使得它们不能在功能动态性(functionaldynamics)方面提供可接受的响应。
在使用这一的相机的过程中的一个主要困难在于相同场景的照明水平的变化程度。该变化在强照明区域和弱照明区域之间可能很容易超过120dB。具有线性响应的常规的CCD/CMOS相机可能对此很难适应,且通常产生全饱和图像或部分饱和图像,引起相应的信息丢失和导致不稳定的观看系统。
第二个困难在于动态场景中的光线的变化程度和比率。常规相机产生的自动曝光控制系统不能对此适当地响应,因此产生全饱和或部分饱和。
这些饱和现象对于观看系统的适当工作极其有害。
利用在强照明时敏感度下降的非线性光电响应来生成具有扩展功能动态性的有源像素结构,有很多方法来解决该问题。
文献EP1354360描述了一种有源像素结构,其具有基于利用光电体系内的光电二极管的对数响应。
在标准CMOS技术领域中,光电二极管通常形成有由N扩散到P型衬底内的PN结。在光电工作模式下,该光电二极管在开路中产生负电压,该电压的绝对值与光电二极管的照明水平的对数成比例。进行切换(switch)后,可以在该光电二极管中产生短路,以模拟正常照明时的暗条件。通过读取光电二极管在开路和短路时产生的电压差,可以抑制读取链(read-out chain)中的附加偏移噪声,从而获得干净的图像。
实现了文献EP1354360中描述的像素结构的典型电路提供了非常高的功能动态性和满意的图像质量。然而,该像素结构仍然存在一些缺陷。
实际上,首先,其缺少物理上的紧凑,该缺少是因为在相同像素内同时强制存在NMOS和PMOS晶体管,这需要绝缘情况,使得损失了大部分有用的表面区域。此时,表面区域的损失增加了像素的尺寸,减少了光电二极管的尺寸并且因此还降低了光电性能。
接下来,在该结构内,光电二极管仅仅工作在光电模式下。此时,因为强对数压缩,该工作模式产生具有非常低的幅度的输出信号,从而限制了在白天照明时可以获得的信噪比。
最后,短路跳转晶体管在其截止时具有一些剩余电导。该现象对于亚微米CMOS技术的产品很重要。
另外,如果文献EP1354360描述了一种利用了对数区域的有源像素结构,其不同于大部分现有的有源像素,而是相反地利用了光电二极管复位后光电二极管上的电压变化的线性区域。这是因为工作在混合或对数部分的光电二极管会在阵列内造成光电问题,因此通常防止光电二极管进入这些区域。
此时,变化范围的完全利用依靠线性区域产生了强幅度的信号,依靠混合和对数区域产生了扩展的功能动态性。实际上,在线性区域,图像信号的相关噪声被强烈地减小,以使得获得的图像具有好的质量;然而,动态范围仍然很小。相反地,混合和对数区域强烈地压缩图像信号的幅度,以至于几乎完全消除所述信号的饱和,但是图像信号的低幅度和负极性造成图像信号难于被读取。因此,将关注于结合这三个区域,以便于同时获得好的图像质量和扩展的动态范围。
本发明的目的在于提供至少一种像素结构,其具有非常高的功能动态性,所述像素结构不仅具有大的物理紧凑度,还能够显著提高信噪比。
为此目的,根据本发明,提供了一种CMOS型的有源像素结构,其包括至少一个光电二极管,其特征在于,其包括用于读取在曝光过程中在光电二极管的时间相关变化阶段中的任何极性的电压的装置。这给予了所述像素结构非常高的功能动态性,使得公认地提高信噪比。
有利的但是可选的,所述结构包括如下特征中的至少一个:
-用于读取任何极性电压的装置包括读取晶体管,
-所述结构包括缓冲放大器,该缓冲放大器包括读取晶体管和充电晶体管,
-读取晶体管具有负阈值电压,
-充电晶体管位于像素结构的内部,
-充电晶体管位于像素结构的外部,
-读取晶体管的阈值电压小于穿过光电二极管的最大负电压,
-所述结构包括可用于将缓冲放大器的输出信号发送到通信总线上的装置,
-用于将缓冲放大器的输出信号发送到通信总线上的装置为连接到选择信号的第四晶体管,
-所述结构进一步包括电容性耦合电容器,其串联在光电二极管和缓冲放大器之间,
-所述结构包括用于在像素内的耦合电容器上建立电压的装置,
-建立装置为安装在缓冲放大器和正电压源之间的电阻器,
-所述电阻器包括作为二极管连接的NMOS晶体管,
-所述NMOS晶体管的漏极和栅极连接到两个不同的供电源,
-建立装置在紫外线辐射下将正电荷注入到连接到缓冲放大器的耦合电容器的板内,
-建立装置通过隧道效应将正电荷注入到连接到缓冲放大器的耦合电容器的板内,
-光电二极管被作为耦合电容器的板中的一个使用,
-所述结构包括复位晶体管,其能够通过施加负电压而截止,以及
-前述的晶体管为相同类型,为NMOS或PMOS,而且读取晶体管为耗尽型NMOS晶体管。
根据本发明,还提供一种操作根据本发明所述的像素的方法,其特征在于,包括以下步骤:利用零复位信号(RAZ)来导通复位晶体管,在拍照前将光电二极管复位到初始电压V;截止复位晶体管并且使得光电二极管在曝光期间在照明下变化;在曝光结束时用选择信号SEL来进行第一次读取;以及在重新导通复位晶体管期间或在紧随重新导通复位晶体管之后,进行第二次读取。
有利地,但可选地,该用于操作像素的方法在光电二极管复位之后,利用光电二极管上的电压的变化的以下区域:
-线性区域,
-对数区域,
-混合区域。
通过如下单纯示例性的且非限制性的,且参照附图给出的描述,本发明的其他特征、目的和优点将变得更加明显,其中:
图1a为根据现有技术的光接收器的视图,其具有光电模式的光电二极管,
图1b为根据现有技术的设置有光接收器的像素结构,
图2为图示了光电二极管在复位后的电压变化的曲线,
图3a和3b是根据本发明的第一实施例的像素结构的两个视图,
图4a和4b分别是示出了根据本发明的第一和第二实施例的像素操作的两个时序图,
图5是根据本发明的第二实施例的像素结构的视图,
图6a、6b、6c、6d和6e是根据本发明的第二实施例的五个可选情况的像素结构的五个视图,
图7a和7b是根据本发明的第二实施例的两个其他可选情况的像素结构的两个视图,
图8a是根据本发明的第二实施例的另一个可选情况的像素结构的视图,
图8b是根据本发明的第二实施例的又一个可选情况的像素结构的局部视图,
图9是典型的晶体管的视图,以及
图10是像素结构的阵列布局的视图。
参照图3a-4a,我们将描述本发明的第一实施例。
根据本发明的第一实施例,像素结构1包括:
-光电二极管10,其具有结电容CPD,这是通过N型扩散到P型衬底中形成的,
-晶体管20,包括至少一个NMOS(N金属氧化物半导体)型复位晶体管T1,
-用于读取当光电二极管10被照亮时该光电二极管10中的任何极性的电压的装置。
耗尽型N晶体管具有负阈值电压Ts——该阈值电压Ts为在晶体管的称为“栅极”G的一个电极处的电压,其他两个电极称为“源极”S和“漏极”D——这使得当电压大于Ts时,并且尤其是在栅极G和源极S之间施加在区间[Ts;0]内的负电压时,晶体管保持“导通”。当光电二极管10在对数区域变化时,可能出现的负电压相对为低:其绝对值不会超过0.7V。因此,量级为-1V的阈值电压Ts使得光电二极管10的电压在其随时间的整个变化范围内都能够被读出,并且能够通过这样的耗尽晶体管转换为纯正电压,这可以供常规的读取电路利用。
将光电二极管10反偏压来使用。在拍照之前,在像素外部或内部的发生器产生反向初始电压Vinit来对复位晶体管T1供电,这在光电二极管10中建立了该初始反向电压Vinit。该操作称为“初始化光电二极管或零复位(RAZ)光电二极管”。
在可选实施例中,初始电压Vinit是可编程的。因此,其能够确定光电二极管10的使用范围,该使用范围可以在线性区域开始,或者在混合区域或对数区域中开始(对照图2),这取决于其承受的光度以及遵循该复位的其使用条件。
接下来,在称为曝光期Texp的期间,晶体管T1被截止,以便在光电二极管10内感应的光电电流Iλ被照亮,逐渐将电压释放到光电二极管10内。光电二极管10中的初始电压和在曝光结束时获得的电压之间的变化形成了像素1的输出信号。光电二极管10的电压曲线见图2。
光电二极管的时间相关变化范围被分为两个主要区域,定义如下。
如果光强度相对为低,在曝光期结束时,光电二极管保持反偏压。这就是说,光电二极管上的电压保持为正:其中CPD为光电二极管的结电容,Texp为曝光时间。因此,这种情况表明光电二极管正工作在线性区域中。
如果相反地光非常强烈,光电二极管将完全放电,而光电二极管上的电压此时变为负:其中k为玻尔兹曼常数,q为元电荷,T为光电二极管的绝对工作温度,Is表示当二极管在完全没有光的情况下被反向偏置时观察到的反向电流,也称为光电二极管的结的饱和电流。光电二极管上的电压与光强度的对数成比例。这种情况表明光电二极管工作在对数区域。
在曝光后,光电二极管10的电压VPD因此变为:如果光电二极管10保持在线性区域,那么如果光电二极管进入对数区域,那么
MOS跟随器(follower)30——也称为缓冲放大器——连接在复位晶体管T1和光电二极管10之间。其包括用于读取光电二极管10中的任何极性的电压的装置。这些读取装置包括读取耗尽型NMOS晶体管T2。跟随器30还包括晶体管T3,具有充电功能的晶体管T3包括在像素1内。可选的,晶体管T3位于像素1外部。将充电T3放置在像素1内的布局比将其放置在像素1外部更加稳定。
这里,读取耗尽型NMOS晶体管T2在其导通的整个范围内被使用,以转换光电晶体管10上读取的电压的电平,以便获得形成输出信号的电压,该输出信号可以被使用该输出信号的电路利用。
为了将跟随器30的输出信号在通信总线40上传输,跟随器30可选地通过被称为选择晶体管的第四晶体管T4连接到总线40上,第四晶体管被连接到晶体管T4的栅极的选择信号SEL导通。该选择机制使得能够到达像素阵列中的一个确定像素。在曝光结束时,通过该SEL信号来获得第一读取L1。该读取给出了光电二极管10的最终电压加上由电压跟随器30提供的转换偏移部分Voffset
在曝光期结束时,复位晶体管T1被重新导通。在复位晶体管T1的重新导通期间进行第二读取L2,或者在复位晶体管T1的重新导通结束时立即进行第二读取L2。该读取L2给出了光电二极管10的初始电压加上电压跟随器30的偏移部分Voffset
这两个读取的值之间的差给出了像素1内的没有电压跟随器30偏移的图像信号。图4a给出了像素1的工作时序图。
在该实施例的情况中,像素结构1仅使用了单一类型的晶体管20。这抑制了对于绝缘情况的需要,其中在相同的像素1内同时有NMOS和PMOS晶体管时需要绝缘,并且这在像素1内的空间中提供了显著的增益。通过节省有用的表面区域这能够不减少光电二极管10且因此能够提高光电性能。
本发明的另一个目的是提供至少一种像素结构,其可以利用光电二极管的整个变化范围,这意味着除了可以利用线性区域,还可以利用光电二极管上的电压为负的混合和对数部分。
现在,利用单一类型的晶体管的紧凑像素通常仅读取照明的光电二极管的正电压。
因此本发明的另一个目的在于提供至少一种像素结构,其能够利用单一类型的晶体管来利用光电二极管的所有变化区域。
参照图4b-8b,我们将描述本发明的第二实施例。
根据本发明的该第二特定实施例,像素结构1包括:
-光电二极管10,其具有结电容CPD,这是通过N型扩散到P型衬底中形成的,
-晶体管20,包括至少一个NMOS型复位晶体管T1,
-用于读取被照亮的光电二极管10中的任何极性的电压的装置,
-电容性耦合电容器50。
该第二像素结构1提出了利用光电二极管10的全部变化范围,其中不使用任何耗尽型NMOS晶体管T2。
像素1的操作与第一结构相同:通过导通晶体管T1将光电二极管10复位到参考电压,然后当晶体管T1被截止时,光电二极管10在曝光期放电,在曝光期结束时进行光电二极管10的电压的两个读取,一个读取是在重新导通晶体管T1之前而另一个是在重新导通晶体管T1之后或重新导通晶体管T1过程中。这两个读取的值之间的差给出了干净的图像信号,因为其不带有在像素1内的电压跟随器30的偏移。
相对于第一像素结构1,其区别在于如下事实:光电二极管10的阴极不是连接到读取耗尽型NMOS晶体管T2,而是通过电容性耦合电容器50耦合到具有正阈值电压Ts的常规读取NMOS型晶体管T2。因此在读取晶体管T2的输入处的电压是光电二极管10的电压和串联的电容50的电压的和。取决于电容器50内的电荷的数量和极性,能够将光电二极管10的电压转换到可由读取晶体管T2控制的范围内。在电容器50内建立合适的电荷量使得读取晶体管T2能够读取光电二极管10在其整个变化范围内的电压,以便获得的电压总是大于读取NMOS晶体管T2的阈值电压Ts
提出了不同的方法来在像素1内的耦合电容器50上建立合适的电压。
第一个方法在图6a-6e中图示,包括:将读取晶体管T2的输入(栅极)通过电阻器60连接到值大于读取晶体管T2的阈值电压Ts的正电压,电阻器60包括NMOS晶体管TR并且连接到正电压源70。电阻器60为确定值R,使得时间常数RC例如比在曝光结束时的两个读取L1、L2之间的时间间隔大十倍,其中C为耦合电容器50的电容。以此方式,实际上在两个读取之间在电容器50上没有电荷损失,然后图像信号被可靠地重新传输到读取晶体管T2的输入。
可选地,如图6e所示,晶体管TR在其栅极被电压源72供电,而其漏极连接到电压源70。两个电压源70和72可以是相同电压或不同电压。
在该第一个方法的范围内,第一读取测量了在跟随器30的输出处的电压,该电压基本上等于VDD-Vth,其中VDD为供电电压70,Vth为晶体管TR的阈值电压。跟随器30的输出表示为:(VDD-Vth)-Voffset。该读取的值接着存储在模拟或数字存储器中,存储器可以建立在包括像素的芯片上或者在像素外部的芯片上。
第二读取以与本发明的第一实施例相同的方式实现:通过导通RAZ信号。当第二次导通RAZ信号时,光电二极管10上的电压被重新复位到Vinit。这使得光电二极管10上的电压发生变化,如果光电二极管10保持在线性区域,那么变化为
Figure GPA00001035102400091
如果光电二极管10进入对数区域,那么变化为
Figure GPA00001035102400092
光电二极管10的电压的该正向变化还通过电容器50产生了在跟随器30的输入处的正向变化,该正向变化立即阻止了晶体管60。在电压跟随器30的输入处的变化值等于其中CT表示在跟随器30的输入处的等效寄生电容,C为电容器50的电容。
在复位晶体管T1重新导通后在跟随器30的输出处的电压变化可以如下方式表示:
( V DD - V th ) - V offset + η * Δ V PD C C + C T
其中η表示跟随器30的增益。完成该值的读取,但从第一个读取的值中减去该值:(VDD-Vth)-Voffset。以此方式,获得图像信号:该信号与光电二极管10上的图像信号是线性的;换句话说,这两个信号之间的变化是保持的。
可选地,在形成集成晶体管20之后将电阻器60制成薄层。
第二个方法在图7a和7b中图示,包括:利用在电绝缘体中的点状导电性。该点状导电性来自不同的物理现象:
1.电离辐射,
2.冷电子的隧道效应,
3.热点子的效应。
在该情况中可以为电容器50增加电荷注射装置,其以受控(隐式或显式)方式在该电容器50内建立合适量的电荷。该电荷注入可以以两种方式完成:
1.通过在紫外线辐射下将正电荷注射到连接到电压跟随器30的电容器50的板51上,在耦合电容器50上建立偏移电压(图7a),
2.通过隧道效应在连接到常规NMOS型电压跟随器30的电容器50的板51上注射正电荷,来在耦合电容器50上施加过电压(图7b)。
如图8a中所示,可以利用光电二极管10的阴极11,例如耦合电容器50的板51、53中的一个,来减小光电二极管10的暗电流(darknesscurrent)。为此,晶体管T1的源极S的N扩散与光电二极管10的N扩散融合。该物理布局抑制了光电二极管10上的欧姆接触的需要,从而防止了光电二极管10出现潜在的与构成接触有关的物理损坏,并减少了通过光电二极管的反向电流Is
可选地,电容器50可以具有晶体管20,晶体管20的漏极D或源极S或两者与光电二极管10的N扩散相接(见图8b)。
在本发明的两个特定实施例中,利用了光电二极管10的整个变化范围。
当光电二极管10在对数区域变化时,光电二极管10的负电压可能引起复位晶体管T1的不知不觉地导通,在得到的图像上造成固定或可变噪声,从而很大地降低了图像的质量。为了克服此缺陷,在曝光期间在晶体管T1的栅极G上施加负电压。该负电压抑制了晶体管T1的寄生传导以将其截止。该负电压可以由外部供电源提供,或者由设置在包括像素1的CMOS传感器内部的发生器提供。
在图10中图示了将本发明的像素结合到(m+1)行(n+1)列的二维阵列布局中。该图以非排他性的方式图示了一个特定实施例,其遵循对本发明的像素结构1的描述,本领域技术人员可以很容易地由其联想到其他设计。
该布局如下工作:通过将地址Yi施加给选址电路Y来选择一行像素。该行像素Yi的输出连接到列读取总线COL。通过导通信号L1将该行的输出采样并存储到模拟存储器MA1中。然后使能信号RAZ_G,也使得所选择的行Yi的像素复位到零。通过信号L2将该行的输出采样到第二模拟存储器MA2中。一旦该行访问阶段完成,对地址X被应用到选址电路X。模拟存储器MA1和MA2的内容通过总线OB1和OB2被引导到差分放大器。该差分放大器产生一差值,其能够抑制读取中的偏移误差。
当然本发明不限于如上描述的特定实施例,而是可以扩展到与其精神吻合的所有可选方式。
可选地,非受限的和非排他性的,晶体管T1、T2、T3、T4和TR为PMOS型。

Claims (17)

1.一种CMOS型有源像素结构(1),包括:
-至少一个光电二极管(10),
-用于在曝光期间读取光电二极管(10)的时间相关变化阶段中的任何极性的电压的装置,该装置包括缓冲放大器(30),该缓冲放大器(30)包括读取晶体管(T2)和充电晶体管(T3),
其特征在于,有源像素结构(1)还包括电容性耦合电容器(50),该耦合电容器(50)串联在光电二极管(10)和缓冲放大器(30)之间。
2.如权利要求1所述的CMOS型有源像素结构(1),其特征在于,读取晶体管(T2)具有负阈值电压。
3.如权利要求1所述的CMOS型有源像素结构(1),其特征在于,充电晶体管(T3)位于像素结构(1)的内部。
4.如权利要求1所述的CMOS型有源像素结构(1),其特征在于,充电晶体管(T3)位于像素结构(1)的外部。
5.如权利要求1到2中任意一项所述的CMOS型有源像素结构(1),其特征在于,读取晶体管(T2)的阈值电压小于能够穿过光电二极管(10)的最大负电压。
6.如权利要求1所述的CMOS型有源像素结构(1),其特征在于,包括用于将缓冲放大器(30)的输出信号发送到通信总线(40)上的装置。
7.如权利要求6所述的CMOS型有源像素结构(1),其特征在于,用于将缓冲放大器(30)的输出信号发送到通信总线(40)上的装置为连接到选择信号(SEL)的晶体管(T4)。
8.如权利要求1到7中任意一项所述的CMOS型有源像素结构(1),其特征在于,包括建立装置,用于在像素(1)内的耦合电容器(50)上建立电压。
9.如权利要求8所述的CMOS型有源像素结构(1),其特征在于,该建立装置为安装在缓冲放大器(30)和正电压源(70)之间的电阻器(60)。
10.如权利要求9所述的CMOS型有源像素结构(1),其特征在于,电阻器(60)包括作为二极管连接的NMOS晶体管(TR)。
11.如权利要求9所述的CMOS型有源像素结构(1),其特征在于,该晶体管(TR)的漏极和栅极连接到两个不同的供电源(70、72)。
12.如权利要求8到11中任意一项所述的CMOS型有源像素结构(1),其特征在于,该建立装置在紫外线辐射下将正电荷注入到耦合电容器(50)的连接到缓冲放大器(30)的板(51)内。
13.如权利要求8到12中任意一项所述的CMOS型有源像素结构(1),其特征在于,该建立装置通过隧道效应将正电荷注入到耦合电容器(50)的连接到缓冲放大器(30)的板(51)内。
14.如权利要求13所述的CMOS型有源像素结构(1),其特征在于,光电二极管(10)用作耦合电容器(50)的板(51、53)中一个。
15.如权利要求1到14中任意一项所述的CMOS型有源像素结构(1),其特征在于,通过施加负电压使得复位晶体管(T1)截止。
16.如权利要求1到15中任意一项所述的CMOS型有源像素结构(1),其特征在于,晶体管(T1、T2、T3、T4、TR)为相同类型,即为NMOS或PMOS,而且读取晶体管(T2)为耗尽型晶体管。
17.一种操作根据权利要求1到16中任意一项所述的像素(1)的方法,其特征在于,该方法包括以下步骤:
1)利用信号RAZ来导通复位晶体管(T1),从而在拍照前将光电二极管(10)复位到初始电压V;
2)截止复位晶体管(T1)并且使得光电二极管(10)在曝光期间在照明下变化;
3)在曝光结束时用选择信号SEL来进行第一次读取,以及
4)在重新导通复位晶体管(T1)期间进行第二次读取,或在重新导通复位晶体管(T1)之后立即进行第二次读取。
CN2008801041957A 2007-08-28 2008-08-27 具有高功能动态性的cmos有源像素 Active CN101796810B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
FR0757225A FR2920590B1 (fr) 2007-08-28 2007-08-28 Pixel actif cmos a tres grande dynamique de fonctionnement
FR0757225 2007-08-28
PCT/EP2008/061261 WO2009027449A1 (fr) 2007-08-28 2008-08-27 Pixel actif cmos a tres grande dynamique de fonctionnement

Publications (2)

Publication Number Publication Date
CN101796810A true CN101796810A (zh) 2010-08-04
CN101796810B CN101796810B (zh) 2013-12-25

Family

ID=39060324

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2008801041957A Active CN101796810B (zh) 2007-08-28 2008-08-27 具有高功能动态性的cmos有源像素

Country Status (6)

Country Link
US (2) US20110025898A1 (zh)
EP (1) EP2186318B1 (zh)
CN (1) CN101796810B (zh)
AT (1) ATE534237T1 (zh)
FR (1) FR2920590B1 (zh)
WO (1) WO2009027449A1 (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105706361A (zh) * 2013-09-13 2016-06-22 Bae系统成像解决方案有限公司 适用于cmos成像传感器的放大器
CN107078146A (zh) * 2014-10-22 2017-08-18 新成像技术公司 用于获取数字指纹的设备
CN107404622A (zh) * 2017-04-28 2017-11-28 友达光电股份有限公司 自动电压放大装置及自动电压放大方法
CN109417603A (zh) * 2016-04-26 2019-03-01 新成像技术公司 具有两个传感器的成像器系统
CN110495165A (zh) * 2017-04-05 2019-11-22 株式会社尼康 摄像元件及摄像装置

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2943178B1 (fr) 2009-03-13 2011-08-26 New Imaging Technologies Sas Capteur matriciel a faible consommation
JP6151530B2 (ja) * 2012-02-29 2017-06-21 株式会社半導体エネルギー研究所 イメージセンサ、カメラ、及び監視システム
FR2997596B1 (fr) 2012-10-26 2015-12-04 New Imaging Technologies Sas Structure d'un pixel actif de type cmos
US9373655B2 (en) 2014-01-21 2016-06-21 Sony Corporation Imaging device and electronic apparatus
JP6171997B2 (ja) 2014-03-14 2017-08-02 ソニー株式会社 固体撮像素子およびその駆動方法、並びに電子機器
EP2924979B1 (en) * 2014-03-25 2023-01-18 IMEC vzw Improvements in or relating to imaging sensors
FR3022397B1 (fr) * 2014-06-13 2018-03-23 New Imaging Technologies Cellule photoelectrique de type c-mos a transfert de charge, et capteur matriciel comprenant un ensemble de telles cellules
JP6743011B2 (ja) * 2014-12-11 2020-08-19 ソニーセミコンダクタソリューションズ株式会社 撮像装置、駆動方法、電子機器
FR3037205B1 (fr) 2015-06-04 2018-07-06 New Imaging Technologies Capteur optique
CN109870470A (zh) * 2017-06-30 2019-06-11 京东方科技集团股份有限公司 探测像素电路、探测面板和光电检测装置
US11812176B2 (en) 2020-09-01 2023-11-07 Pixart Imaging Inc. Pixel circuit selecting to output time difference data or image data
US11290671B2 (en) * 2020-09-01 2022-03-29 Pixart Imaging Inc. Pixel circuit outputting pulse width signals and performing analog operation
US11706542B2 (en) 2020-09-01 2023-07-18 Pixart Imaging Inc. Pixel circuit outputting time difference data and image data, and operating method of pixel array

Family Cites Families (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4630238A (en) * 1983-10-14 1986-12-16 Fujitsu Limited Semiconductor memory device
JPH01106677A (ja) * 1987-10-20 1989-04-24 Sony Corp 電荷転送素子の出力回路
US5939742A (en) * 1997-02-10 1999-08-17 Lucent Technologies Inc. Field-effect photo-transistor
JP3853905B2 (ja) * 1997-03-18 2006-12-06 株式会社東芝 量子効果装置とblトンネル素子を用いた装置
KR100259038B1 (ko) * 1997-03-31 2000-06-15 윤종용 반도체커패시터제조방법및그에따라형성된반도체커패시터
US6201270B1 (en) * 1997-04-07 2001-03-13 Pao-Jung Chen High speed CMOS photodetectors with wide range operating region and fixed pattern noise reduction
US6242728B1 (en) * 1998-08-20 2001-06-05 Foveon, Inc. CMOS active pixel sensor using native transistors
JP3621844B2 (ja) * 1999-02-24 2005-02-16 シャープ株式会社 増幅型固体撮像装置
US6864916B1 (en) * 1999-06-04 2005-03-08 The Trustees Of Columbia University In The City Of New York Apparatus and method for high dynamic range imaging using spatially varying exposures
US7030921B2 (en) * 2000-02-01 2006-04-18 Minolta Co., Ltd. Solid-state image-sensing device
FR2819941B1 (fr) 2001-01-25 2003-06-20 Get Int Element photoelectrique a tres grande dynamique de fonctionnement
JP2002330346A (ja) * 2001-05-02 2002-11-15 Fujitsu Ltd Cmosセンサ回路
US6509765B1 (en) * 2001-11-20 2003-01-21 Sun Microsystems, Inc. Selectable resistor and/or driver for an integrated circuit with a linear resistance
JP4132850B2 (ja) * 2002-02-06 2008-08-13 富士通株式会社 Cmosイメージセンサおよびその制御方法
US6888573B2 (en) * 2002-10-31 2005-05-03 Motorola, Inc. Digital pixel sensor with anti-blooming control
KR20050107517A (ko) * 2003-03-12 2005-11-11 코닌클리케 필립스 일렉트로닉스 엔.브이. 노화를 없애기 위해 타이밍에 효과적인 광학 피드백을 갖는광 방출 능동 매트릭스 디스플레이
JP2005210335A (ja) * 2004-01-22 2005-08-04 Nec Electronics Corp 相関二重サンプリング回路、信号処理回路及び固体撮像装置
KR100690880B1 (ko) * 2004-12-16 2007-03-09 삼성전자주식회사 픽셀별 광감도가 균일한 이미지 센서 및 그 제조 방법
CA2528674A1 (en) * 2005-12-02 2007-06-02 Abdulhakim Ahmed On-chip tunable artificial tank circuit
KR100877691B1 (ko) * 2005-12-08 2009-01-09 한국전자통신연구원 이미지 센서 및 이미지 센서의 트랜스퍼 트랜지스터 구동방법
FR2897690B1 (fr) * 2006-02-17 2008-04-18 Commissariat Energie Atomique Dispositif de test de connexions electriques, sans contact
US7919800B2 (en) * 2007-02-26 2011-04-05 Micron Technology, Inc. Capacitor-less memory cells and cell arrays
KR100879733B1 (ko) * 2007-06-26 2009-01-20 삼성전자주식회사 비휘발성 메모리 장치 및 그 형성 방법
JP4957405B2 (ja) * 2007-06-27 2012-06-20 富士通セミコンダクター株式会社 信号波形等化回路及び受信回路

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105706361A (zh) * 2013-09-13 2016-06-22 Bae系统成像解决方案有限公司 适用于cmos成像传感器的放大器
CN105706361B (zh) * 2013-09-13 2017-07-04 Bae系统成像解决方案有限公司 适用于cmos成像传感器的放大器
CN107078146A (zh) * 2014-10-22 2017-08-18 新成像技术公司 用于获取数字指纹的设备
CN109417603A (zh) * 2016-04-26 2019-03-01 新成像技术公司 具有两个传感器的成像器系统
CN110495165A (zh) * 2017-04-05 2019-11-22 株式会社尼康 摄像元件及摄像装置
CN110495165B (zh) * 2017-04-05 2022-04-19 株式会社尼康 摄像元件及摄像装置
CN107404622A (zh) * 2017-04-28 2017-11-28 友达光电股份有限公司 自动电压放大装置及自动电压放大方法
CN107404622B (zh) * 2017-04-28 2019-12-06 友达光电股份有限公司 自动电压放大装置及自动电压放大方法

Also Published As

Publication number Publication date
FR2920590A1 (fr) 2009-03-06
US20150207470A1 (en) 2015-07-23
EP2186318A1 (fr) 2010-05-19
CN101796810B (zh) 2013-12-25
US20110025898A1 (en) 2011-02-03
ATE534237T1 (de) 2011-12-15
EP2186318B1 (fr) 2011-11-16
US9768742B2 (en) 2017-09-19
FR2920590B1 (fr) 2009-11-20
WO2009027449A1 (fr) 2009-03-05

Similar Documents

Publication Publication Date Title
CN101796810B (zh) 具有高功能动态性的cmos有源像素
US7586487B2 (en) Solid state imaging apparatus and method for driving the same
US8729451B2 (en) Multilevel reset voltage for multi-conversion gain image sensor
US7489354B2 (en) CMOS active pixel with hard and soft reset
US8716895B2 (en) Power supply device, operation method of power supply device, electronic apparatus, and operation method of electronic apparatus
US6246043B1 (en) Method and apparatus for biasing a CMOS active pixel sensor above the nominal voltage maximums for an IC process
US8072524B2 (en) Solid-state image-sensing device
TWI390976B (zh) 訊號處理裝置、固態攝像裝置以及畫素訊號產生方法
JP2002077733A (ja) 固体撮像装置
KR20040065331A (ko) 클램프 회로를 갖는 이미지센서
US11006062B2 (en) Pixel sensing circuit and driving method thereof, image sensor and electronic device
CN1984230A (zh) 利用具有宽动态范围的图像传感器来获取图像的方法
CN110383823A (zh) 固态摄像装置、固态摄像装置的驱动方法和电子设备
JP2008028474A (ja) 固体撮像装置
US7102115B2 (en) Photoelectric converter and a method of driving the same
US20200162687A1 (en) Pixel sensing circuit and driving method thereof, image sensor and electronic device
CN107995446B (zh) 脉冲宽度调制像素曝光方法及像素结构
US7280144B2 (en) Solid-state image sensing device with reduced leak current
JP4300654B2 (ja) 固体撮像装置
US11785357B2 (en) Image sensing device operatable in a plurality of modes
US20160381314A1 (en) Image sensor with high dynamic range and method
US8698063B2 (en) Readout circuit having enhanced dynamic range
CN104580952A (zh) 一种全局像元cmos图像传感器系统架构及其信号传输方法
CN111757025B (zh) 电子装置
KR101158811B1 (ko) 이미지 센서

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant