CN100385569C - 用于存储装置的感测放大器 - Google Patents

用于存储装置的感测放大器 Download PDF

Info

Publication number
CN100385569C
CN100385569C CNB028065417A CN02806541A CN100385569C CN 100385569 C CN100385569 C CN 100385569C CN B028065417 A CNB028065417 A CN B028065417A CN 02806541 A CN02806541 A CN 02806541A CN 100385569 C CN100385569 C CN 100385569C
Authority
CN
China
Prior art keywords
sensing amplifier
amplifier
output
source apparatus
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB028065417A
Other languages
English (en)
Other versions
CN1496568A (zh
Inventor
D·戈格尔
H·-H·维曼
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Infineon Technologies AG
Original Assignee
Infineon Technologies AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Infineon Technologies AG filed Critical Infineon Technologies AG
Publication of CN1496568A publication Critical patent/CN1496568A/zh
Application granted granted Critical
Publication of CN100385569C publication Critical patent/CN100385569C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/06Sense amplifiers; Associated circuits, e.g. timing or triggering circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/06Sense amplifiers; Associated circuits, e.g. timing or triggering circuits
    • G11C7/067Single-ended amplifiers
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/165Auxiliary circuits
    • G11C11/1673Reading or sensing circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/06Sense amplifiers; Associated circuits, e.g. timing or triggering circuits
    • G11C7/062Differential amplifiers of non-latching type, e.g. comparators, long-tailed pairs
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2207/00Indexing scheme relating to arrangements for writing information into, or reading information out from, a digital store
    • G11C2207/06Sense amplifier related aspects
    • G11C2207/063Current sense amplifiers

Abstract

一半导体存储装置(1)的存储器感测放大器(10)被提供一补偿电流源装置(30),其产生一补偿电流(Icomp)并将其输入一互相连接的位线(4)。该补偿电流(Icomp)以在读出期间实质上随时间而固定的一电位梯度可配合一补偿电压源装置(20)被产生及/或维持在被选择及互相连接的位线装置(4)上的方式被选择。

Description

用于存储装置的感测放大器
技术领域
本发明涉及一种半导体存储装置用的感测放大器排列。
背景技术
现代的半导体存储器装置具有包含多个存储元件或存储单元的存储器区域。这些存储元件或存储单元通常以类似矩阵的排列产生,并且可以经由存取线,或例如“位线”或“字线”的存取线而被寻址(addressed),以便读取及/或改变每一存储元件或每一存储单元的存储状态或信息状态。
于此情况中,寻址以及存取一般基于一列选择,例如字线得选择,并经由一行选择,例如位线的选择,使用对应的选择装置而正常地产生效果。在此情况中,以矩阵方式排列的存储单元的系统以及被选择及未被选择的存取线形成一未反应的电阻网络,尤其具有需要列入考虑的独立存储元件或存储单元的单元电阻。
一对应位线及一对应字线的选择,尤其是在读取的时候,是用以精确地取得一良好定义的存储单元或一良好定义的存储元件的地址。然而,由于存储器区域中多个存储单元的网络状的相互连接,不仅是代表被寻址的单元的存储状态或信息状态的信号,而且来自未被选择的存储元件或存储单元的寄生信号产生,及/或重叠于真正将被检测及分析的被选择单元的信号上的存取线并可能产生错误。
为抑制这些寄生信号或尽量将它们的影响降至最低,通常使用一感测放大器,其允许被选择的存储器区域与未被选择的存储器区域以及对应的信号隔离。举例而言,在以交错点为基础的MRAR储存的情况中,其中存储单元的存储器状态或信息状态是以将被检测的单元电流的大小为基础而被鉴别,提供设定跨越未被选择的存储器区域的潜在差异的装置以便流经此未被选择的存储区域的电流不会决定性地干扰真正被评估的单元电流的检测。在此情况中,尤其使用,例如,感测放大器排列中所生的“补偿电压源装置”。
此情况中所产生的问题在于,在实际的情况的下,此情况所使用的放大器产生一个有限的,通常也是变化的,电压偏移(offset),并且仅具有一有限增益。因此,该控制差异表示依然会发生由对应位线上的未选择存储单元所产生及/或提供的寄生信号。
为克服此问题,至今仅可能使用偏移补偿的已知方法。然而,已知的偏移补偿电路运作缓慢,且需要半导体布局上比较大的区域。
发明内容
本发明是以提供半导体存储装置的感测放大器排列为基础,其确保存储器装置的快速且可靠的读取,而具有特别简单,小型且节省空间的设计。
本发明通过以下技术方案达成半导体存储装置用的一般型态的感测放大器排列的目的。本发明还包括的感测放大器排列的有益的发展。
根据本发明的一种用于存储装置的感测放大器,该存储装置具有包括多个存储元件的一存储区域:具有一输入区域,被设计为在运作期间连接至该存储区域中的包括位线装置及/或字线装置的被选择存储单元用的被选择存取线装置,以便确定该存储区域中的至少一被选择存储元件的一存储器状态,具有一输出区域,由此一代表该确定的存储器状态的输出信号可于运作期间被输出,以及具有一补偿电压源装置,其被设计为在运作期间控制施加至与一未被选择存储区域相关的该被选择存取线装置的一电压,特征在于,提供一补偿电流源装置,以及该补偿电流源装置可产生运作期间的一电子补偿电流并且可将其提供至至少一该存取线装置,其中该补偿电流的时间轮廓可被选择,由此随时间固定的一电位差异可于运作期间与该未被选择的存储区域有关的被选择存取线装置上的该补偿电压源装置互动而被产生。
在具有包含多个存储元件的存储区域的半导体存储装置或类似装置用的一般型态感测放大器排列中,提供一输入区域,其是用于在运作期间被连接至存储器区域,尤其是连接至被选择且被连接的存取线装置,较好是选择存储单元用的位线装置及/或字线装置,以便感测及/或确定存储区域中至少一被选择存储元件的一存储状态。此外,该一般型态感测放大器排列具有一输出区域,经由该输出区域,真正代表该确定存储状态的一输出信号可以在运作期间被输出。为尽量避免寄生信号,通常提供一比较电压源装置。这被设计并安排在运作期间控制施加至被选择及连接的存取线装置的电压,尤其是关于未被选择的存储区域。
本发明的感测放大器的特征在于提供一补偿电流源装置。依据本发明,此设计是用以在运作期间产生一电子补偿电流,并将此电流提供至至少一存取线装置,尤其是被选择及连接的位线装置。于此情况中,依据本发明,该补偿电流及/或时间轮廓可以被选择及/或被设计,因此可以在运作期间,尤其是在读取运作或类似运作及/或与补偿电压源装置交互作用中,于被选择及连接的存取线装置,尤其是被选择及连接的位线装置及/或关于未被选择的存储区域上产生及/或维持随时间实质固定的一电压差。
因此本发明半导体存储器装置用的感测放大器排列的基本概念在于,除了补偿电压源装置的外,产生一补偿电流源装置。该补偿电流源装置被连接及设计为其可提供一补偿电流至被选择及连接的存取线装置,称为位线装置,因此跨越未选择存储区域的电位差异下降实质上随时间固定。这比已知感测放大器排列有益,因补偿电压源装置的偏移电压Vos可以明确地被列入考虑,尤其是不管其真正的值及/或其时间轮廓。取代提供已知的偏移补偿-具有与其区域需求及时间性能相关的缺失-,本发明因此明确地允许补偿电压源装置用的一偏移电压。此额外的及本发明提供的补偿电流源装置随后调整将被提供的补偿电流,因此跨越未被选择的存储器区域的电位差异至少在时间上是固定的。这是因为流经被选择存储区域,称为将被读取的选择的存储单元,的单元电流Ic随后可被真正确定,而不被重叠的信号或寄生信号干扰,且因此可被感测放大器排列于放大形式中被读取并评估。
较佳者,被设计用以读取一存储单元排列的感测放大器排列包括MRAM单元或类似者。
较佳者,此感测放大器被设计为利用使用流经一被选择存储元件,尤其是一存储单元或类似者,的电流读取存储装置中的存储区域。
于此情况中,感测放大器被设计为输出电流形式或类似的信号做为其输出信号。
为产生存取线装置,尤其是被选择及连接的位线及/或尤其是关于未被选择的存储区域,上的电位差,该补偿电压源装置具有第一及第二输入连接,第一及第二输出连接以及一反相放大装置,尤其是一运算放大器(operational amplifier)或类似者。
于此情况中,较佳者,该第一及第二输入首先连接至运算放大器的非反相输入以及反相输入,且其次经由该输入区域连接至一未驱动或等化电位,尤其是共同的未驱动或等化电位,尤其是未被选择区域,或连接至对应的存取线装置,尤其是至未被选择字线的系统,尤其是经由该被选择,连接的存取线装置,或位线装置,至被选择的存储元件。
另一优点在于补偿电压源装置的输出连接的一实质上连接运算放大装置的输出,尤其是经由被选择的,连接的存取线装置或位线装置,至被选择的存储元件,因此,全部,未被选择的存储器区域与被选择的,连接的存取线装置之间的电位差异能够利用反馈的方式被控制,尤其是指向一个在时间上实质固定的数值。这确保出现在跨越未被选择存储区域的电位差的特别简单及快速的连接。
依据本发明感测放大器排列的另一较佳实施例,该补偿电流源装置是利用其第一连接被连接至该被选择及连接的存取线装置,尤其是连接至被选择及连接的位线装置,且因此连接至补偿电压源装置的第二输入端及第二输出连接,以便在运作期间提供至少一部份补偿电流至该被选择及连接的存取线装置。
关于补偿电压源装置的运作及空制区域,尤其有益的是,依据本发明感测放大器排列的另一实施例,该补偿电流源装置被设计为在运作期间产生及/或提供具有实质上对应或足以超过由经由整个存储区域中的存储元件的电阻网络的任何电压偏移所对应的偏移电流的数值的一补偿电流。也就是说此关系
Icomp ≥ Vos R par ′ | | Rc = Vos · R par ′ + Rc R par ′ · Rc = Vos Rpar
被满足,其中Rpar表示整个存储区域的非主动电阻,并且实质上被表示为包含未被选择存储区域的非主动电阻Rpar’及被选择存储区域或被选择存储单元的非主动电阻Rc的一并联电路。此外,Icomp代表补偿电流,而Vos代表此例中的补偿电压源装置用的本质电压偏移。
特别的优点在于补偿电流源装置被设计为在运作期间执行修正及/或自我校正,以选择尽可能接近以下数值的补偿电流用的数值
Vos R par ′ | | Rc = Vos Rpar .
这达成关于将被分析的单元电流Ic的寄生电流或信号的最佳抑制。
为分析及鉴别被测量单元电流或被选择存储区域的输入信号的目的,额外提供一放大装置,尤其是被提供在输入区域与输出区域之间的一电流放大装置或类似装置,以便在运作期间经由该输入区域接收实际代表一被选择存储元件的存储器状态的一输入信号,以自其中产生一放大信号,并经由该感测放大器排列的输出区域输出该信号。
为此,同样使放大装置具有至少一输入连接,其被设计为能够在运作期间被连接至输入区域,且尤其够连接至被选择及连接的存取线装置,尤其是连接至被选择及连接的位线装置,及/或该补偿电流源装置。
于本文中,另一优点在于放大装置具有一输出连接,其可于运作期间被连接至感测放大器排列的输出区域。
为实施放大器装置,让此装置具有二晶体管装置,尤其是”MOSFETs”型态或类似,具有源极,漏极与栅极区域及/或连接。于本文中,首先,这些晶体管装置的源极区域或连接,其次,栅极区域或连接被相互连接。此外,漏极区域及/或晶体管装置的连接被连接至放大器装置的输入连接及输出连接。此排列表示于放大器装置的输入连接与输出连接之间实施由个别晶体管装置定义的输入信号镜或具有对应因子n的电流镜。已经由补偿电流Icomp降低的一输入信号,例如单元电流Ic,以n倍放大输出信号nx Idiff=Iout的形式在感测放大器排列的输出区域输出。
于此情况中,此放大器装置另外被提供一第二输入连接,其被连接至放大器装置中的晶体管装置的栅极区域及/或连接。
如以上所述,补偿电流Icomp应该尽可能符合以补偿电压源装置的偏移电压Vos为基础的以上所述的理想数值。然而,通常不会先知道此偏移电压Vos,或其通常随时间变化。但此结果是在特定的情况下被产生及题供的补偿电流Icomp是大的,亦即,一偏移电流存在于该处。这有时可以阻挡单元电流Ic的可靠检测,且因此阻挡被选择存储单元的存储状态或信息状态的确定。
为避免有关补偿电流Icomp的偏移问题,本发明感测放大器排列的另一实施例有益地提供一校正装置,其等化在运作期间来自放大器装置的一过度补偿电流及/或一过度输出信号,并且执行电流储存以及电流释放功能,因此它们可被有选择性地驱动。这达成的效果在于,例如,在读取运作之前产生且不考虑被测量的单元电流Ic,但是实质上基于补偿电压源装置的偏移电压Vos所产生的一补偿电流被储存,以便实际在一读取运作期间往回提供,因此其可被减除同样由输出信号Iout上的偏移电压Vos所强迫的超过补偿电流,这表示在读取期间,输出信号Iout最后实际上代表被测量单元电流Ic。
此校正装置被设置于放大装置的连接与感测放大器排列的输出区域之间,尤其具有一输入连接及一第一输出连接。由此所达成的效果在于校正直街在感测放大器排列的输出区域的上游发生,且因此输出信号Iout可直接被影响,如果适当的话。
此校正装置可具有一第二输出连接,其连接至补偿电流源装置的该第二连接。
此外,此校正装置被设置一电流储存装置以便执行电流储存或电流释放功能。
于此情况中,较佳者,电流储存装置被设计为在一读取状态之前于运作期间储存一超过的补偿电流及/或超过的输出信号并再将它/它们输出,于一读取期间,至少一部份,尤其是来自补偿电流源装置及/或放大器装置或输出至它/它们。
此电流储存装置的设计尤其简单,如果它是晶体管装置的形式的话,尤其是MOSFET型态或类似者,或具有此种晶体管装置。
于本文中,晶体管装置的漏极区域被连接至校正装置的输入连接,而其源极区域经由校正装置的第二输出连接被连接至补偿电流源装置。
电流储存装置同样具有一开关装置,以及晶体管装置的对应区域,且电流储存装置能够在一读取状态之前及期间于感测放大器排列中被连接至并与漏极区域隔离。这所达成的效果在于电流储存装置中的晶体管装置的栅极区域内的栅极电极可以被切换成一电流储存组件。
此外,校正装置还被提供另一开关装置,其于运作期间考以产生校正装置的输入连接与第一输出连接之间于一读取状态期间的直接的电性连接,并且能在读取状态之前将其切断。由此所达成的效应在于,于一读取状态之前,同样由于补偿超过的电流埔偿而超过且因此将不会被认为是逻辑“0”的被产生的输出信号不会出现在感测放大器排列的输出区域上。另一方面,相对于在读取状态期间经过感测放大器排列的校正装置的储存电流的储存及释放功能意味着第二开关装置现在切换一相对降低的输出信号Iout至感测放大器排列的输出区域。
本发明的其它型态及特征可从以下的描述中发现:
MRAM存储器中基于交叉点矩阵的读取运作基本上与其它存储装置,例如DRAMs,EPROMs或类似者,中的读取运作不同。
为读取来自交叉点单元矩阵的一MRMA存储单元的内容,包含被选择记译单元的字线首先被设置到需要的读取电压Vwl。相反地,所有未被选择的字线是处于一等化的电压或等电位电压Veq。此电压与字线电压或读取电压Vwl不同。此未被选择的位线也处于等电位电压或等化电压Veq。被选择的单元的位线利用一对应的行多任务器或对应的行选择装置被连接至感测放大器的输入。于此例中,此感测放大器将理想地维持被选择位线在电位Veq,其因此等于未被选择的字线上的电位。
电压差异Veq-Vwl因此跨越被选择的存储单元而下降。依据MRAM概念,这产生经过被选择存储单元的的电流Ic。此字线电压或读取电压Vwl必须与等电位电压或相同电压Veq不同,但是可以低于或高于电压Veq。
依据MRAM概念,被选择存储单元具有一高或低非主动电阻Rc,依程序化的状态而定,尤其是依据存在于磁隧道层(MTJ:magnetic tunnelingjunction)附近的软磁层及硬磁层的相反或相同方向而定。被选择存储单元的高或低非主动电阻Rc造成经过被选择存储单元的高或低电流Ic。个别的单元电流Ic随后经由被选择位线由感测放大器或感测放大器排列而被评估,并且被解读及/或输出为逻辑“0”或“1”。
在理想状况下,被选择位线及未被选择字线及位线被维持在相同的电位,称为相同或等化电位Veq。因此,寄生电流理想地不会成为经过未被选择存储单元的寄生信号,或被消除。
每一真实放大器且因此每一真实补偿电压源装置具有一偏移电压及一有限增益。这表示感测放大器排列不确实控制被选择位线的电压至等化电压或等电压Veq。此电压控制差异表示寄生电流上升,尤其是经由在被选择位线上的未被选择存储单元。
降低此电压控制差异且因此降低寄生电流或信号的一种选择在已知是使用一精确放大器,其允许被选择位线上的电压被调整至尽可能接近等电位电压Veq。这通常需要消耗时间及缓慢的运作偏移补偿电路,其可能导致半导体布局中增加的区域需求。
即使被选择位线端点上的电压被已知的感测放大器理想地设定,但经由被选择存储单元的非主动电阻Rc的对应的单元电流Ic将产生跨越被选择位线的一电压降,其随后将产生横向排列的未被选择字线的对应的,尽管是小的,寄生电流。
本发明提供一快速及小型的感测放大器用的电路,其对于因为不可避免的有限增益的偏移电压所产生的不可避免的控制错误是不敏感的。
于此情况中,不管寄生效应,例如偏移电压,有限的增益及具有将被读取的一被选择存储单元的程序化状态的小区域快速评估的跨越位线的电压降变得可能。
附图说明
本发明基于所发明的感测放大器排列,参照图式而被解释较多细节如下。
图1使用方块图以表示使用本发明感测放大排列的一存储装置的基本设计。
图2使用方块图以表示本发明感测放大器排列的一实施例的设计。
图3表示本发明感测放大器排列的另一实施例的电路设计。
图4表示本发明感测放大器排列的另一实施例的电路设计。
图5表示已知感测放大器排列的电路设计。
具体实施方式
图1使用电路图表示使用本发明感测放大器排列10的半导体存储装置1的基本设计。
半导体存储装置1具有一存储区域2。这包括一类似矩阵的存储器单元3及3’的排列,该存储单元或存储元件3’在图一所示的半导体存储装置1的状态中尚未被选择做为读取的用。相反的,在存储区域2的存储元件3已被选择做为读取的用。为此选择,字线Wli与存取线装置6及4的位线BLk一起实行,利用列选择器或多任务器8及行选择器或多任务器7的对应的开关状态。被选择的字线Wli是处于字线电压或读取电压Vwl。存取线装置6及4的所有未被选择的字线及位线是处于等化的电压Veq。在理想状态中,被选择的位线BLk也处于在其端点的等化电压Veq,即在点7a的电压,且因此位于本发明感测放大器排列10的输入区域12的内。
被选择的单元3,其连接至字线WLi及位线BLk,具有一单元电阻Rc,此电阻因为跨越非主动电阻Rc的电压降Veq-Vwl而产生对应的单元电流Ic,其于未被扰乱的状态中,目前对应被测量的电流Isense。
首先,已知感测放大器排列100的运作的设计及方式将参照图五而解释。
此已知的感测放大器排列100具有一补偿电压源装置20,其具有输入连接21及22以及输出连接23及24。在此排列中,输入连接21及22经由输入区域12连接至等化电位Veq以及存取线装置4的被选择位线BLk。
补偿电压源装置20的核心组件是运算放大器25,其具有一非反相输入25-1及一反相输入25-2。运算放大器25的输出25-3连接至MOSFET T1,亦即连接至其栅极G1。漏极区域D1及源极区域S1形成补偿电压源装置20的输出连接23及24。运算放大器25具有一有限的增益因子A以及一偏移(offset)电压Vos(以图式表示)。
输入区域12连接已知的感测放大器排列100至存储区域2。存储区域2中未被选择的存储单元3’形成未被选择的存储区域2’。此区域,以电阻的形式,与被选择的存储单元3(其具有一非主动电阻Rc)平行连接,并具有一非主动电阻Rpar’。
此外,提供一放大器装置40,其被设置于补偿电压源30的第一输入连接23与感测放大器排列100的输出区域14之间。此放大器装40是用以将进入的被测量电流Isense放大n倍以形成一输出信号Iout。因此,二晶体管装置T2及T3被提供以做为MOSFETs,其源极与栅极区域S2,S3及G2,G3以导电的形式分别互相连接,并且也连接至补偿电压源装置20的输出连接23。在此方式中,一电流镜为与源极追随器(follower)T1相关的被测量电流Isense而被提供。
被选择单元3的非主动电阻Rc利用被选择位线BLk经由字线电压或读取电压Vwl而被接地。未被选择区域2’中的剩下的未被选择存储单元3’,其从被选择的字线BLk导引至处于等化电压Veq的未被选择的字线,由电阻Rpar’被表示于图5-并且也被表示于其它图式中-。于此情况中,Rpar’表示包含未被选择存储单元3’的并联电路。于此情况中,此非主动电阻Rpar’比单元电阻Rc小很多,这表示即使是小的跨越Rpar’的电位差都能造成大的寄生信号或电流。
图5所示的已知感测放大器100的目标在于尽可能准确地调整并控制施加至位线BLk的端点的电压至等化电压Veq。因此,实际上在跨越电阻Rpar’没有电位差,且经过未被选择存储区域2’的对应的平行流动电流Ipar将是无关紧要的。这随后将造成整个单元电流Ic将能够流经被选择的存储单元3,流经源极追随器T1,以因子n被电流镜40放大,以一输出电流Iout的形式流至已知感测放大器排列100的输出区域14。
然而,此理想的读取原理仅能在如果已知感测放大器排列100或其运算放大器25的本质上的偏移电压Vos是可忽略的或是0,因此,以足够高的增益A,被选择位线BLk上的电压可尽量正确地被控制为等化电压Veq的值的情况下才能正确地运作。
然而,仅是运算放大器25上在低于1毫符特范围中的相当低的偏移电压Vos足以让单元电流Ic不流入感测放大器100的中,而仅是等化寄生电流Ipar=Vos/Rpar’,其随后出现并通过未被选择的存储区域2’。放大器100或运算放大器25随后控制被选择位线BLk上的电压至大约Veq-Vos的数值。
以负的偏移电压Vos,放大器25将控制被选择位线BLk上的电压至大约Veq+Vos的数值。然而,于此情况中,因为Rc至字线电压或读取电压Vwl的连接而在位线点7a上产生的电流改变将总是明显地被当成来自感测放大器100的一放大的输出电流。然而,这对实际使用而言是不够的,因为以统计平均上的分布,具有完整数个毫符特大小的正及负移电压Vos二者都可能发生。
此问题的一个经常被使用的已知解决方法利用偏移补偿运算放大器而达成。因此,可以达成在运算放大器25中所使用的剩下的偏移电压明显地低于1mV。然而,此方法的缺失在于可能需要多个修正放大器用的时脉相位。在存储器应用中的感测放大器100的使用中这是很大的缺失,因为这产生相当长的读取-存取时间,且有时候产生半导体存储器布局上相当高的空间需求。
图2表示本发明感测放大器排列10的第一实施例的基本设计的方块图,其中具有与之前图式中所描述者相同的设计或功能的组件及区段具有与之前图式相同的参考标号,且这些组件的详细描述因此将被省略。
与图5的已知设计比较的下,图2所示的实施例首先额外地提供一补偿电流源装置30,其具有连接31及32被连接于被选择位线装置BLk或被选择存取线装置4与地之间。补偿电流源装置30的第一连接31连接至补偿电压源装置20的第二输出连接24及第二输入连接22,且对应地连接至被选择及连接位线装置BLk或存取线装置4。其次,为了允许对流过度补偿,其具有连接51,52及53的一对应的校正装置50于放大器装置40与感测放大器排列10的输出区域14之间。
放大器装置40传递一补偿电流Icomp,其对应或尽量远超过此理想值
Vos R par ′ | | Rc = Vos Rpar
为避免补偿电流源装置30所造成的关于电流过度补偿的任何偏移问题,实际上提供校正装置50,其于感测放大器排列10内的一读取状态之前能够隔离感测放大器排列10的输出区域14,并且能够在校正装置50储存可能已被放大的相对过度补偿电流Icomp,且当感测放大器排列10中存在一读取状态时,能够再次将其提供为适度补偿的用,当感测放大器排列10的输出区域14被连接时。
图3表示来自图2的实施例的更详细的电路图,其中再次地,相同或具有相同功能的组件被提供相同的参考标号,且其相对的描述将被省略。
于此例中,补偿电压源装置20再次被形成,如同图5的实施例,利用包含一运算放大器25及一MOSFET T1的串连电路,后者被用以当成将电流转换至放大器装置40的源极追随器,且后者与图5的实施例相同。
在读取运作之前,存储区域2中的所有字线在相同的等电位电压或相同电压Veq。在选择时,读取电位或字线电位Vwl随后因对应选择而被提供。
具有增益A的运算放大器25的工作在于以对应的补偿电流Icomp维持经由源极追随器装置30或MOSFET T1及补偿电流源装置30施加至位线端点的电压固定。本文中唯一重要的因子是位线BLk上的位线电压的恒常性。然而,即使是未知,电位差的绝对值可以自由地从理想电压Veq移动一偏移电压Vos。
对一正偏移电压Vos而言,运算放大器25调整被选择位线BLk上的电压至大约Veq-Vos的数值。于此情况中,理想的补偿电流Icomp的数值为
Vos R par ′ | | Rc = Vos Rpar .
如果补偿电流Icomp的数值低于此值,则一个大于Veq-Vos的数值被建立在位线BLk的端点,其中运算放大器25的控制失效。为了被选择存储单元3的进一步读取,这将具有大的缺失,因为来自感测放大器10的有用输出信号Iout被降低。
然而,因为,例如,由于偏移电压Vos中的变化,不可能总是调整补偿电流Icomp至理想值,例如因为修正或自我调整将太复杂,Icomp的值可能被调整为足够大于理想值。
依据克西荷夫(Kirchhoff)定律,电流
Idiff = Vos R par ′ | | Rc - Icomp
将经由晶体管串行T1,T2及T3流动至感测放大器10的输出,然而已在因子10中被放大。这有时候将造成所产生的输出电流Iout不可能在感测放大器排列10上进行数字值“0”或“1”的检测,如果补偿电流Icomp被设定太高。
为避免偏移的问题,图3实施例中的校正装置50因此被设计为具有开关SW1及SW2,并具有当成电流储存组件用的一晶体管装置T4。在读取运作之前,开关装置SW1被关闭,而超过的电流Idiff流入电晶装置T4的晶体管二极管内。输出区域14的开关SW2在此情况中并不关闭,而是打开。
当读取周期进行时,开关SW1随后打开而开关SW2关闭。当开关SW1关闭时已建立跨越晶体管装置T4的栅极电容CG4的电压情况中被维持。当开关SW1已被打开时,晶体管装置T4现在如同一电流储存般运作并传递储存电流Istore。晶体管装置,尤其是栅极电容CG4现在被用以当成一电流源且因此将从放大器排列10的输出点移除超过的电流N x Idiff。
读取运作随后进行如下:在读取之前,被选择位线BLk上的所有单元3经由横向排列的字线而处于等化电位电压。等化或补偿电流Icomp被用以指示相对高的电流,因此运算放大器25维持在适当的操作点,以便将位线BLk调整至大约Veq-Vos,并在剩余的读取运作中将其维持在该处。
当开关SW1关闭时,超出的电流N x Idiff流入晶体管装置T4的二极管的中。开关SW2维持开启以便不干扰校正状态。
其次,开关SW1打开,且当此发生时开关SW2关闭且使用相关的字线Wli选择存储单元,如图三所示。被选择的位线BLk现在仅经由并联电阻Rpar’处于等电位电压Veq,并且经由被选择存储单元3的单元电阻Rc而处于字线电压或读取电压。
因为运算放大器25持续维持被选择位线BLK的端点的电压在Veq-Vos的值,克西荷夫定律仅能在位线BLk的点上的电流的第一次近似中被考虑。运算放大器25的控制表示并联电流Ipar维持大约固定。补偿电流Icomp在此时同样地已被规定为固定。
由于从等电位电压Veq至字线电压Vwl的改变,比较小的电流Vos/Rc平行于Ipar掉落。相反地,近似地较大单元电流Ic=(Veq-Vwl)/Rc因为被选择存储单元3现在在被选择位线BLk的位线点7a上动作。因为Ipar及Icomp是固定的,单元电流Rc必须真正流经源极追随器T1。在本文中,单元电流Ic也可以经由电流镜或放大装置40被放大因子n。因为电流储存54或T4经由储存电流Istore从感测放大器排列10的输出区域14移动至超过的电流Idiff,由因子n放大的单元电流Ic于一第一近似中,经由关闭的开关SW2从感测放大器排列10的输出流动。
此排列对负偏移电压Vos也以类似的方式作用。于本文中,运算放大器控制25控制被选择位线上的电压至大约数值Veq+Vos。本文中唯一重要的因子是补偿电压源装置20中的运算放大器25位于一工作控制循环内。这在此情况中是确定的,即使没有补偿电流源装置30以及对应的补偿电流Icomp的出现。然而,在本文中并不需要知道Vos的算术符号,这表示Icomp应该总是需要被导入。然而,这并不是问题,只要校正装置50中的电流储存54,尤其是开关SW1及晶体管装置T4可被用以补偿超出的电流Idiff。
以下的观点对本发明,及特别是呈现于运算放大器25的中的补偿电压Vos对读取运算不重要。
-补偿电流源装置30及特别是补偿电流Icomp可以被用以维持所有偏移电压Vos的电路,个别的放大装置25于一工作操作点。
-补偿电流源装置30及补偿电流Icomp可以被永久设定或校正。
-校正装置50中的电流储存及特别是开关装置SW1及晶体管装置T4补偿超过的补偿电流Idiff。
-为了基于偏移电压Vos的补偿电流Icomp的正确校正,电流储存可以因组件SW1及T4而被免除。
-读取电路可利用开关SW1及SW2的简单的时脉而被极快速地实施。
图4表示本发明感测放大器的另一实施例。于此例中,与迄今为止所描述的实施例有相同的动作的组件被提供相同的参考标号,饼且不在此描述进一步细节。
在图4的实施例中,补偿电压源装置20中所提供的运算放大器25使用一源极追随器而非直接使用放大器装置40中的一PMOS晶体管T2控制被选择位线BLK,于此情况中须调控制循环用的足够补偿。于本文中,PMOS晶体管T4不需要从外部产生,例如在一外部放大器装置40中,但也可被视为补偿电压源装置20的运算放大器25的输出级的一部份,如果适合的话。此外,图4所示的电流也可在互补的方式中使用NMOS晶体管产生。在此情况中,需要观察以下的点,亦即,利用补偿电流源装置30维持一被选择位线BLk上的电压固定,消除偏移问题以及放大器,同时消除补偿电流Icomp,并利用对应的电流储存54及对应的组件SW1及T4补偿超过的电流。
参考标号表
1      半导体存储装置
2      存储区域/存储单元排列
2’    未选择存储区域
3      存储元件/存储单元
4      存取线装置/位线装置
6      存取线装置/字线装置
10     感测放大器排列
12     输入区域/输入连接
14     输出区域/输出连接
20     补偿电压源装置
21     输入连接
22     输入连接
23     输出连接
24     输出连接
25     运算放大器装置
25-1   非反相输入
25-2   反相输入
25-3   输出
30     补偿电流源装置
31     连接
32     连接
40     电流放大器装置
41     输入连接
42     输入连接
43     输出连接
50     校正装置
51     输入连接
52         输出连接
53         输出连接
54         电流储存装置
100        已知感测放大器排列
A          增益
CG4        栅极电容
D1-D4      漏极区域
G1-G4Ic    栅极区域
Ic         单元电流
Icomp      补偿电流
Idiff      差分电流
Iout       输出电流
Isense     感测的电流/测量的电流
Istore     储存电流
Rc         单元电阻
Rpar       存储区域电阻
Rpar’     存储区域电阻
S1-S4      源极区域
SW1,SW2   开关装置
Veq        等化电压
Vos        偏移电压
Vwl        字线电压/读取电压

Claims (36)

1.一种用于存储装置的感测放大器,该存储装置具有包括多个存储元件(3)的一存储区域(2),所述感测放大器具有:
-一输入区域(12),被设计为在运作期间连接至该存储区域(2)中的包括位线装置(4)及/或字线装置(6)的被选择存储单元(3)用的被选择存取线装置(4,6),以便确定该存储区域(2)中的至少一被选择存储元件(3)的一存储器状态,
-一输出区域(14),由此一代表该确定的存储器状态的输出信号(Iout)可于运作期间被输出,以及
-一补偿电压源装置(20),其被设计为在运作期间控制施加至与一未被选择存储区域(2’)相关的该被选择存取线装置(4,6)的一电压,
-一放大器装置(40),其设置于所述补偿电压源装置的第一输入连接(23)与所述感测放大器的排列(100)的输出区域(14)之间,
特征在于
提供一补偿电流源装置(30),以及
该补偿电流源装置(30)可产生运作期间的一电子补偿电流(Icomp)并且可将其提供至至少一该存取线装置(4,6),
其中该补偿电流(Icomp)的时间轮廓可被选择,由此随时间固定的一电位差异可于运作期间与该未被选择的存储区域(2’)有关的被选择存取线装置(4,6)上的该补偿电压源装置互动而被产生。
2.如权利要求1的感测放大器,其被设计为读取一存储器排列(2)。
3.如权利要求2的感测放大器,其中,该存储器排列(2)包括MRAM胞元。
4.如前述权利要求任一项的感测放大器,
其被设计为使用流过一被选择存储单元组件(3)的一电流(Ic)读取该存储装置(1)中的该被选择存储区域(2)。
5.如权利要求4的感测放大器,其中,该被选择存储单元组件(3)是一存储单元。
6.如权利要求1的感测放大器,
其中该输出信号(Iout)可以电流被输出。
7.如权利要求1的感测放大器,特征在于
该补偿电压源装置(20)具有第一及第二输入连接(21,22),第一及第二输出连接(23,24)以及一反相放大器装置(25)。
8.如权利要求7的感测放大器,其中,该反相放大器装置(25)是一运算放大器。
9.如权利要求7的感测放大器,特征在于
该补偿电压源装置(20)的该第一及第二输入连接(21,22)先连接至该非反相输入(25-1)及该运算放大器装置(25)的反相输入(25-2),以及其次经由该输入区域(12)连接至该未被选择存储区域(2’)的等电位电压(Veq),一对应的存取线装置(6),及该被选择的存储元件(3)三者其中之一。
10.如权利要求9的感测放大器,其中该对应的存取线装置(6)是该未被选择字线。
11.如权利要求9的感测放大器,其中该补偿电压源装置(20)的该第一及第二输入连接(21,22)经由该被选择及连接存取线装置(4)或位线装置(4)而连接至该被选择的存储元件(3)。
12.如权利要求7的感测放大器,特征在于
该补偿电压源装置(20)的该输出连接(23,24)其中之一连接该运算放大器装置(25)的输出(25-3),或经由该被选择及连接的存取线装置(4)或位线装置(4),至该被选择储存元件(3),
由此,全部,该未被选择的存储区域(2’)与该被选择及连接的存取线装置(4)之间的差异,可通过反馈而被控制。
13.如权利要求12的感测放大器,其中该被选择及连接的存取线装置(4)是该被连接的位线装置(4)。
14.如权利要求12的感测放大器,其中该反馈指向随时间而固定的一数值。
15.如权利要求1的感测放大器,特征在于
该补偿电流源装置(30)通过其一第一连接(31)连接至该被选择、连接的存取线装置(4)或连接至该被选择、连接的位线装置(4)或是连接至该第二输入连接(22)以及该补偿电压源装置(20)的该第二输入连接(22),以便在运作期间提供一电流(Icomp)的至少一部份至该被选择、连接的存取线装置(4)。
16.如权利要求1的感测放大器,特征在于
该补偿电流源装置(30)被设计为经由该整个存储区域(2)中的该存储元件(3)的电阻网络产生及/或提供一补偿电流(Icomp),其具有对应或足以超过对应该补偿电压源装置(20)中的任何电压偏移(Vos)的该电流偏移的一数值,由此该补偿电流(Icomp)满足此关系
Icomp ≥ Vos R par ′ | Rc = Vos Rpar ,
其中Rpar表示整个存储区域(2)的非主动电阻,并且被表示为包含未被选择存储区域(2’)的非主动电阻Rpar’及被选择存储单元(3)的非主动电阻Rc的一并联电路。
17.如权利要求16的感测放大器,特征在于
该补偿电流源装置(30)被设计为在运作期间执行修正及/或自我校正,以便选择补偿电流(Icomp)用的一数值,其尽可能接近此值
Vos Rpar ′ | Rc = Vos Rpar .
18.如权利要求1的感测放大器,特征在于
该放大器装置(40)被设计为在运作期间经由该输入区域(12)接收一输入信号(Ic),其代表被选择及连接的存储元件(3)的存储状态,以自其中产生一放大信号并经由该输出区域(14)输出此信号。
19.如权利要求18的感测放大器,特征在于
该放大器装置(40)是一电流放大器装置(40)。
20.如权利要求18的感测放大器,特征在于
该放大装置(40)具有至少一输入连接(41,42)用以能够于运作期间被连接至该输入区域(12),及/或该补偿电流源装置(30)。
21.如权利要求18的感测放大器,特征在于
该放大装置(40)具有至少一输入连接(41,42)用以能够于运作期间被连接至该被选择、被连接的存取线装置(4)及/或该补偿电流源装置(30)。
22.如权利要求20的感测放大器,特征在于
该放大器装置(40)具有一输出连接(43)可于运作期间被连接该输出区域(14)。
23.如权利要求18的感测放大器,特征在于
该放大器装置(40)具有二晶体管装置(T2,T3),其具有源极(S2,S3)、漏极(D2,D3)与栅极(G2,G3)区域,
首先这些晶体管(T2,T3)的该源极区域(S2,S3)被互相连接,其次该栅极区域(G2,G3)被互相连接,以及
该晶体管装置(T2,T3)的漏极区域(T2,T3)连接至该放大器装置(40)的该输入连接(41)及该输出连接(43)。
24.如权利要求23的感测放大器,特征在于该晶体管装置是MOSFETs形式。
25.如权利要求23的感测放大器,特征在于
该放大器装置(40)具有一第二输入连接(42),其连接至该晶体管装置(T2,T3)的栅极区域(G2,G3)。
26.如权利要求1的感测放大器,特征在于
提供一校正装置(50),其被设计为对在运作期间来自该放大器装置(40)的相比正常运行的情况的一过大的补偿电流(Icomp,Idiff)及/或一过大的输出信号进行等电位处理,为此目的,具有能被有选择性地驱动的电流储存及电流释放功能。
27.如权利要求26的感测放大器,特征在于
该校正装置(50)被设置于该放大器装置(40)的输出连接(43)与该感测放大器排列(10)的该输出区域(14)之间,其具有一输入连接(51)及其一第一输出连接(53)。
28.如权利要求27的感测放大器,特征在于
该校正装置(50)具有一第二输出连接(52),其连接至该补偿电流源装置(30)的该第二连接(32)。
29.如权利要求26的感测放大器,特征在于
该校正装置(50)具有一电流储存装置(54)以便执行该电流储存及电流释放功能。
30.如权利要求29的感测放大器,特征在于
该电流储存装置(54)被设计为在一读取状态前的运作期间储存相对于正常运行的情况的一过大的补偿电流(Icomp,Idiff)及/或一过大的输出信号,并且于一读取状态期间至少部份地提供它/它们。
31.如权利要求30的感测放大器,特征在于该电流储存装置(54)所提供的过大的补偿电流(Icomp,Idiff)及/或过大的输出信号具体地是从该补偿电流源装置(30)及/或该放大装置(40)而来的或是提供至该补偿电流源装置(30)及/或该放大装置(40)的。
32.如权利要求29的感测放大器,特征在于
该电流储存装置(54)是晶体管装置(T4)的型态,或具有此一晶体管(P4)装置。
33.如权利要求32的感测放大器,特征在于该晶体管装置(T4)的型态是MOSFET的型态。
34.如权利要求32的感测放大器,特征在于
该晶体管装置(T4)通过其漏极区域(D4)连接至该校正装置(50)的输入连接(51)以及通过其源极区域(S4)经由该校正装置(50)的该第二输出连接(52)连接至该补偿电流源装置(30)。
35.如权利要求34的感测放大器,特征在于
该电流储存装置(54)具有一开关装置(SW1)以及
该感测放大器装置(10)内的该电流储存装置(54)中的晶体管装置(T4)的该栅极区域(G4)于一读取状态之前及期间可被连接至该漏极区域(D4)并与该漏极区域(D4)隔离,
由此,该晶体管装置(T4)的该栅极区域(G4)中的该栅极电容(CG4)可被切换为一电流储存组件。
36.如权利要求35的感测放大器,特征在于
该校正装置(50)具有另一开关装置(SW2),其于运作期间,在一读取状态下,可达成该校正装置(50)的该输入连接(51)与该第一输出连接(53)之间的一直接电性连接,并可于一读取状态之前将其切断。
CNB028065417A 2001-03-14 2002-03-13 用于存储装置的感测放大器 Expired - Fee Related CN100385569C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE10112281A DE10112281B4 (de) 2001-03-14 2001-03-14 Leseverstärkeranordnungen für eine Halbleiterspeichereinrichtung
DE10112281.0 2001-03-14

Publications (2)

Publication Number Publication Date
CN1496568A CN1496568A (zh) 2004-05-12
CN100385569C true CN100385569C (zh) 2008-04-30

Family

ID=7677447

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB028065417A Expired - Fee Related CN100385569C (zh) 2001-03-14 2002-03-13 用于存储装置的感测放大器

Country Status (6)

Country Link
US (1) US6847568B2 (zh)
JP (1) JP3983673B2 (zh)
KR (1) KR100575288B1 (zh)
CN (1) CN100385569C (zh)
DE (1) DE10112281B4 (zh)
WO (1) WO2002073618A2 (zh)

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4365591B2 (ja) * 2003-01-17 2009-11-18 Tdk株式会社 磁気メモリデバイスおよび書込電流駆動回路、並びに書込電流駆動方法
US6958933B2 (en) * 2003-07-07 2005-10-25 Hewlett-Packard Development Company, L.P. Memory cell strings
US7042757B2 (en) * 2004-03-04 2006-05-09 Hewlett-Packard Development Company, L.P. 1R1D MRAM block architecture
US7239537B2 (en) * 2005-01-12 2007-07-03 International Business Machines Corporation Method and apparatus for current sense amplifier calibration in MRAM devices
US7099204B1 (en) * 2005-03-23 2006-08-29 Spansion Llc Current sensing circuit with a current-compensated drain voltage regulation
US7541953B2 (en) * 2005-12-23 2009-06-02 Alcatel-Lucent Usa Inc. Self-calibrating current source arrays
US7768866B2 (en) * 2006-05-03 2010-08-03 Macronix International Co., Ltd. Method and system for preventing noise disturbance in high speed, low power memory
KR101004514B1 (ko) * 2008-06-09 2010-12-31 주식회사 하이닉스반도체 Rfid 장치
JP5118269B1 (ja) * 2011-06-27 2013-01-16 パナソニック株式会社 不揮発性半導体記憶装置およびその読み出し方法
US9058857B2 (en) * 2011-10-10 2015-06-16 Micron Technology, Inc. Cross-point memory compensation
FR3025647B1 (fr) * 2014-09-09 2018-01-05 Commissariat A L'energie Atomique Et Aux Energies Alternatives Dispositif et procede d'ecriture de donnees dans une memoire resistive
US9530501B2 (en) 2014-12-31 2016-12-27 Freescale Semiconductor, Inc. Non-volatile static random access memory (NVSRAM) having a shared port
US9466394B1 (en) 2015-04-09 2016-10-11 Freescale Semiconductor, Inc. Mismatch-compensated sense amplifier for highly scaled technology
KR102424371B1 (ko) * 2016-01-19 2022-07-25 에스케이하이닉스 주식회사 반도체 메모리 장치 및 이의 동작 방법
CN110136759B (zh) * 2018-02-09 2021-01-12 上海磁宇信息科技有限公司 降低读操作对数据扰动的电路
US10803912B2 (en) 2019-01-18 2020-10-13 Sandisk Technologies Llc Fast voltage compensation without feedback
US10726897B1 (en) 2019-05-14 2020-07-28 International Business Machines Corporation Trimming MRAM sense amp with offset cancellation
CN111312303A (zh) * 2020-02-13 2020-06-19 深圳市紫光同创电子有限公司 静态随机存储器位线漏电流的补偿方法及装置
US11887655B2 (en) 2020-08-13 2024-01-30 Anhui University Sense amplifier, memory, and method for controlling sense amplifier by configuring structures using switches
US11862285B2 (en) 2020-09-01 2024-01-02 Anhui University Sense amplifier, memory and control method of sense amplifier
US11929111B2 (en) * 2020-09-01 2024-03-12 Anhui University Sense amplifier, memory and method for controlling sense amplifier
US11823763B2 (en) 2021-03-24 2023-11-21 Changxin Memory Technologies, Inc. Sense amplifier, memory and control method
US11894101B2 (en) 2021-03-24 2024-02-06 Changxin Memory Technologies, Inc. Sense amplifier, memory and control method
CN112992200B (zh) * 2021-03-24 2022-05-17 长鑫存储技术有限公司 灵敏放大器、存储器以及控制方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5872739A (en) * 1997-04-17 1999-02-16 Radiant Technologies Sense amplifier for low read-voltage memory cells
US5886931A (en) * 1997-06-20 1999-03-23 Sony Corporation Data determining circuitry and data determining method

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4514828A (en) * 1979-11-05 1985-04-30 Texas Instruments Incorporated Magnetic bubble memory sense amplifier having a pulsed current mode of operation
US4742488A (en) * 1982-10-25 1988-05-03 Advanced Micro Devices, Inc. Sense amplifier/write circuit for semiconductor memories
US6262625B1 (en) * 1999-10-29 2001-07-17 Hewlett-Packard Co Operational amplifier with digital offset calibration
DE19914488C1 (de) * 1999-03-30 2000-05-31 Siemens Ag Vorrichtung zur Bewertung der Zellenwiderstände in einem magnetoresistiven Speicher
US6188615B1 (en) * 1999-10-29 2001-02-13 Hewlett-Packard Company MRAM device including digital sense amplifiers

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5872739A (en) * 1997-04-17 1999-02-16 Radiant Technologies Sense amplifier for low read-voltage memory cells
US5886931A (en) * 1997-06-20 1999-03-23 Sony Corporation Data determining circuitry and data determining method

Also Published As

Publication number Publication date
DE10112281A1 (de) 2002-09-26
US6847568B2 (en) 2005-01-25
JP2004522242A (ja) 2004-07-22
WO2002073618A2 (de) 2002-09-19
JP3983673B2 (ja) 2007-09-26
DE10112281B4 (de) 2006-06-29
KR100575288B1 (ko) 2006-04-28
WO2002073618A3 (de) 2003-05-01
KR20040005887A (ko) 2004-01-16
US20040218446A1 (en) 2004-11-04
CN1496568A (zh) 2004-05-12

Similar Documents

Publication Publication Date Title
CN100385569C (zh) 用于存储装置的感测放大器
US6385111B2 (en) Reference signal generation for magnetic random access memory devices
US6385109B1 (en) Reference voltage generator for MRAM and method
US6512690B1 (en) High sensitivity common source amplifier MRAM cell, memory array and read/write scheme
US20010012228A1 (en) Differential sense amplifiers for resistive cross point memory cell arrays
EP1359586A2 (en) Memory device and in particular a sense amplifier therefor
US20060152970A1 (en) Method and apparatus for current sense amplifier calibration in mram devices
EP1308957A2 (en) Resistive data storage device and methods of making the same
KR20030014376A (ko) Mtj 메모리 판독을 위한 전류 컨베이어 및 방법
EP0554053A3 (en) A semiconductor memory with a multiplexer for selecting an output for a redundant memory access
CN109671452A (zh) 用于访问阻变元件阵列中的阻变元件的装置和方法
KR20020012165A (ko) 자기저항 메모리 내 셀 저항을 평가하기 위한 장치
DE102004039236B4 (de) Magnetischer Speicher
KR100355235B1 (ko) 전류센스앰프의 센싱 이득을 조절 할 수 있는 반도체메모리 장치
CN1666289B (zh) 平衡负载存储器和操作方法
JPH04319600A (ja) センス増幅器とラッチング回路との組合せ回路
EP3457403B1 (en) Resistive non-volatile memory and a method for sensing a memory cell in a resistive non-volatile memory
JPH0547179A (ja) 半導体装置
DE102004011418A1 (de) System und Verfahren zum Lesen einer Speicherzelle
JPH0319198A (ja) 集積メモリ
DE102004060710B4 (de) Speicherzellenfolgen
EP0488672B1 (en) Memory device with current mirror type sense amplifiers
DE102004011425B4 (de) Speicherzellenfolgen in einem Widerstands-Kreuzungspunkt-Speicherzellarray
CN209979755U (zh) 一种能提高电阻测量精度的可寻址测试芯片及其测试系统
US5430677A (en) Architecture for reading information from a memory array

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20080430